Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. EP0294487 - SYSTEME DE COMMANDE DE COPROCESSEURS.

Office Office européen des brevets (OEB)
Numéro de la demande 88900108
Date de la demande 15.12.1987
Numéro de publication 0294487
Date de publication 14.12.1988
Type de publication A4
CIB
G06F 15/16
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15Calculateurs numériques en général; Équipement de traitement de données en général
16Associations de plusieurs calculateurs numériques comportant chacun au moins une unité arithmétique, une unité programme et un registre, p.ex. pour le traitement simultané de plusieurs programmes
G06F 15/16
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15Calculateurs numériques en général; Équipement de traitement de données en général
16Associations de plusieurs calculateurs numériques comportant chacun au moins une unité arithmétique, une unité programme et un registre, p.ex. pour le traitement simultané de plusieurs programmes
G06F 9/38
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9Dispositions pour la commande par programme, p.ex. unités de commande
06utilisant des programmes stockés, c. à d. utilisant un moyen de stockage interne à l'équipement de traitement de données pour recevoir ou conserver les programmes
30Dispositions pour exécuter des instructions machines, p.ex. décodage d'instructions
38Exécution simultanée d'instructions
G06F 12/00
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
12Accès à, adressage ou affectation dans des systèmes ou des architectures de mémoires
G06F 15/167
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15Calculateurs numériques en général; Équipement de traitement de données en général
16Associations de plusieurs calculateurs numériques comportant chacun au moins une unité arithmétique, une unité programme et un registre, p.ex. pour le traitement simultané de plusieurs programmes
163Communication entre processeurs
167utilisant une mémoire commune, p.ex. boîte aux lettres électronique
CPC
G06F 15/167
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
15Digital computers in general
16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
163Interprocessor communication
167using a common memory, e.g. mailbox
G06F 9/3877
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
9Arrangements for program control, e.g. control units
06using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
30Arrangements for executing machine instructions, e.g. instruction decode
38Concurrent instruction execution, e.g. pipeline, look ahead
3877using a slave processor, e.g. coprocessor
G06F 9/3879
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
9Arrangements for program control, e.g. control units
06using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
30Arrangements for executing machine instructions, e.g. instruction decode
38Concurrent instruction execution, e.g. pipeline, look ahead
3877using a slave processor, e.g. coprocessor
3879for non-native instruction execution, e.g. executing a command; for Java instruction set
Déposants FANUC LTD
Inventeurs KURAKAKE MITSUO
KINOSHITA JIRO
Données relatives à la priorité 1986307286 23.12.1986 JP
Titre
(DE) SYSTEM ZUR STEUERUNG VON ZWEITPROZESSOREN.
(EN) SYSTEM FOR CONTROLLING COPROCESSORS.
(FR) SYSTEME DE COMMANDE DE COPROCESSEURS.
Abrégé
(EN)
A system has a hoist processor (1) and a coprocessor (4) connected by a system bus (11), a local bus (12) and a buffer (13). A program memory (6) is provided for the coprocessor (4) allowing a direct access whilst a shared RAM (5) is provided for the host processor (1) and the coprocessor (4). The operational commands and the data to be processed are written onto the shared RAM (5) by the host processor (1). The coprocessor (4) reads the shared RAM (5), performs the commands using the program memory (6) and writes the operation results another shared RAM (5), which is then read by the host processor.

(FR)
Système de commande de coprocesseurs comprenant un processeur hôte (1) et un coprocesseur (4). Est prévue une mémoire de programme (6) autorisant un accès direct au coprocesseur (4) et une mémoire vive (RAM) partagée (5) autorisant un accès tant au processeur hôte qu'au coprocesseur. Le processeur hôte (1) écrit dans la RAM partagée (5) le commandes et les données opératives destinés à être traitées, et le coprocesseur (4) lit les commandes et les données opératives, exécute l'opération commandée en utilisant la mémoire de programme (6) et écrit le résultat arithmétique dans la RAM partagée (5). Le processeur hôte lit le résultat arithmétique écrit dans la RAM partagée (5).

Également publié en tant que