此应用程序的某些内容目前无法使用。
如果这种情况持续存在,请联系我们反馈与联系
1. (WO2019049791) METHOD FOR PRODUCING SEALED OPTICAL SEMICONDUCTOR DEVICE
国际局存档的最新著录项目数据    提交意见

公布号: WO/2019/049791 国际申请号: PCT/JP2018/032424
公布日: 14.03.2019 国际申请日: 31.08.2018
国际专利分类:
H01L 33/54 (2010.01) ,H01L 33/50 (2010.01) ,H01L 33/56 (2010.01)
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
33
至少有一个电位跃变势垒或表面势垒的专门适用于光发射的半导体器件;专门适用于制造或处理这些半导体器件或其部件的方法或设备;这些半导体器件的零部件
48
以半导体封装体为特征的
52
封装
54
具有特定形状
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
33
至少有一个电位跃变势垒或表面势垒的专门适用于光发射的半导体器件;专门适用于制造或处理这些半导体器件或其部件的方法或设备;这些半导体器件的零部件
48
以半导体封装体为特征的
50
波长转换元件
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
33
至少有一个电位跃变势垒或表面势垒的专门适用于光发射的半导体器件;专门适用于制造或处理这些半导体器件或其部件的方法或设备;这些半导体器件的零部件
48
以半导体封装体为特征的
52
封装
56
材料,例如环氧树脂或硅树脂
申请人:
東レ・ダウコーニング株式会社 DOW CORNING TORAY CO., LTD. [JP/JP]; 東京都千代田区大手町一丁目5番1号 5-1, Otemachi 1-chome, Chiyoda-ku, Tokyo 1000004, JP
ダウ シリコーンズ コーポレーション DOW SILICONES CORPORATION [US/US]; ミシガン州ミッドランド ウェスト サルツバーグ ロード 2200 2200 West Salzburg Road Midland, Michigan 486860994, US
发明人:
北浦 英二 KITAURA Eiji; JP
尼子 雅章 AMAKO Masaaki; JP
スウィアー スティーブン SWIER Steven; US
代理人:
村山 靖彦 MURAYAMA Yasuhiko; JP
実広 信哉 JITSUHIRO Shinya; JP
阿部 達彦 ABE Tatsuhiko; JP
优先权数据:
2017-17292908.09.2017JP
标题 (EN) METHOD FOR PRODUCING SEALED OPTICAL SEMICONDUCTOR DEVICE
(FR) PROCÉDÉ DE PRODUCTION DE DISPOSITIF À SEMI-CONDUCTEUR OPTIQUE ISOLÉ
(JA) 封止光半導体デバイスの製造方法
摘要:
(EN) Provided is a method for producing a sealed optical semiconductor device that makes it possible to seal an optical semiconductor element in a highly reliable manner even when the physical properties of a sealing film in an inner layer include poor stretchability. The present invention includes the following steps: a step in which at least two types of sealing films including an inner layer sealing film and an outermost layer sealing film are placed in this order on an optical semiconductor element placement substrate on which an optical semiconductor element is placed within a pressure reduction chamber and the pressure in the pressure reduction chamber is reduced; a step in which the outermost layer sealing film is heated and at least the periphery of the outermost layer sealing film is thermally fused to the surface of the optical semiconductor element placement substrate; and a step in which the reduction of pressure within the pressure reduction chamber is released and the optical semiconductor element placement substrate is sealed by the outermost layer sealing film and the inner layer sealing film. The temperature T2 of the optical semiconductor element placement substrate when the reduction of pressure within the pressure reduction chamber is released is a temperature at which the outermost layer sealing film exhibits a tensile strength of 0.02-0.15 MPa and an elongation at break of 200-450%. The inner layer sealing film exhibits a loss tangent (tan δ) of 1.6 or more at the temperature T2.
(FR) L'invention concerne un procédé de fabrication d'un dispositif à semi-conducteur optique isolé qui permet de rendre étanche de manière hautement fiable un élément semi-conducteur optique même quand les propriétés physiques d'un film d'étanchéité dans une couche interne présentent une faible extensibilité. La présente invention comprend les étapes suivantes : une étape consistant à placer au moins deux types de films d'étanchéité dont un film d'étanchéité de couche interne et un film d'étanchéité de couche externe dans cet ordre sur un substrat de placement d'élément semi-conducteur optique sur lequel est placé un élément semi-conducteur optique dans une chambre de réduction de pression, et à réduire la pression dans la chambre de réduction de pression ; une étape consistant à chauffer le film d'étanchéité de couche externe et à faire fondre thermiquement au moins la périphérie de ce dernier sur la surface du substrat de placement d'élément semi-conducteur optique ; et une étape consistant à libérer la réduction de pression dans la chambre de réduction de pression et à rendre étanche le substrat de placement d'élément semi-conducteur optique à l'aide des films d'étanchéité externe et interne. La température T2 du substrat de placement d'élément semi-conducteur optique quand la réduction de pression dans la chambre de réduction de pression est libérée est une température à laquelle le film d'étanchéité de couche externe présente une résistance à la traction de 0,02 à 0,15 MPa et un allongement à la rupture de 200 à 450 %. Le film d'étanchéité de couche interne présente un facteur de dissipation (tan δ) supérieur ou égal à 1,6 à la température T2.
(JA) 内層の封止フィルムが伸張しにくい物理的特性を有する場合であっても、高い信頼性で光半導体素子を封止できる、封止光半導体デバイスの製造方法を提供する。本発明は、減圧チャンバー内で光半導体素子を搭載する光半導体素子搭載基板上に、内層封止フィルム及び最外層封止フィルムを含む少なくとも2種の封止フィルムをこの順で載置し、前記減圧チャンバー内を減圧する工程、前記最外層封止フィルムを加熱して、前記最外層封止フィルムの少なくとも周辺部を前記光半導体素子搭載基板の表面に熱融着させる工程、及び、前記減圧チャンバー内の減圧を解除して、前記最外層封止フィルムと内層封止フィルムで前記光半導体素子搭載基板を封止する工程を含み、前記減圧チャンバー内の減圧を解除する時点の前記光半導体素子搭載基板の温度Tは、前記最外層封止フィルムが0.02~0.15MPaの引張強度及び200~450%の破断伸度を示す温度であり、前記内層封止フィルムが、前記温度Tで、1.6以上の損失正接(tan δ)を示す。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
非洲地区知识产权组织 (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
欧亚专利局 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧洲专利局 (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
非洲知识产权组织 (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
公布语言: 日语 (JA)
申请语言: 日语 (JA)