此应用程序的某些内容目前无法使用。
如果这种情况持续存在,请联系我们反馈与联系
1. (WO2019046629) SEMICONDUCTOR DEVICES, HYBRID TRANSISTORS, AND RELATED METHODS
国际局存档的最新著录项目数据    提交意见

公布号: WO/2019/046629 国际申请号: PCT/US2018/048934
公布日: 07.03.2019 国际申请日: 30.08.2018
国际专利分类:
H01L 29/786 (2006.01) ,H01L 27/105 (2006.01)
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
68
只能通过对一个不通有待整流、放大或切换的电流的电极供给电流或施加电位方可进行控制的
76
单极器件
772
场效应晶体管
78
由绝缘栅产生场效应的
786
薄膜晶体管
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
27
由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
02
包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
04
其衬底为半导体的
10
在重复结构中包括有多个独立组件的
105
包含场效应组件的
申请人:
MICRON TECHNOLOGY, INC. [US/US]; 8000 South Federal Way Mailstop 1-507 Boise, Idaho 83707, US
发明人:
KARDA, Kamal M.; US
LIU, Haitao; US
RAMASWAMY, Durai Vishak Nirmal; US
代理人:
GUTKE, Steven W.; US
BACA, Andrew J.; US
ZIEGLER, Bailey M.; US
BEZDJIAN, Daniel J.; US
BAKER, Gregory C.; US
FLORES, Jesse M.; US
GUNN, J. Jeffrey; US
HAMER, Katherine A.; US
SCHIERMAN, Elizabeth Herbst; US
WALKOWSKI, Joseph A.; US
WATSON, James C.; US
WHITLOCK, Nathan E.; US
WOODHOUSE, Kyle M.; US
优先权数据:
16/118,11030.08.2018US
62/552,82431.08.2017US
标题 (EN) SEMICONDUCTOR DEVICES, HYBRID TRANSISTORS, AND RELATED METHODS
(FR) DISPOSITIFS À SEMI-CONDUCTEUR, TRANSISTORS HYBRIDES ET PROCÉDÉS ASSOCIÉS
摘要:
(EN) A semiconductor device is disclosed. The semiconductor device includes a hybrid transistor including a gate electrode, a drain material, a source material, and a channel material operatively coupled between the drain material and the source material. The source material and the drain material include a low bandgap high mobility material relative to the channel material that is high bandgap low mobility material. Memory arrays, semiconductor devices, and systems incorporating memory cells, and hybrid transistors are also disclosed, as well as related methods for forming and operating such devices.
(FR) La présente invention concerne un dispositif à semi-conducteur. Le dispositif à semi-conducteur comprend un transistor hybride comprenant une électrode grille, un matériau drain, un matériau source et un matériau de canal fonctionnellement couplé entre le matériau drain et le matériau source. Le matériau source et le matériau drain comprennent un matériau à mobilité élevée à bande interdite faible par rapport au matériau de canal qui est un matériau à faible mobilité à bande interdite élevée. L'invention concerne également des matrices mémoires, des dispositifs à semi-conducteur et des systèmes comportant des cellules de mémoire, et des transistors hybrides, ainsi que des procédés associés pour former et faire fonctionner de tels dispositifs.
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
非洲地区知识产权组织 (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
欧亚专利局 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧洲专利局 (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
非洲知识产权组织 (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
公布语言: 英语 (EN)
申请语言: 英语 (EN)