此应用程序的某些内容目前无法使用。
如果这种情况持续存在,请联系我们反馈与联系
1. (US20130279145) Group III-N nanowire transistors

专利局 : 美国
申请号: 13976413 申请日: 19.12.2011
公布号: 20130279145 公布日: 24.10.2013
授权号: 09240410 授权日: 19.01.2016
公布类型: B2
专利合作条约参考号: 申请号:PCTUS2011065919;公布号: 单击查看数据
国际专利分类:
H01L 27/088
H01L 29/66
H01L 29/775
H01L 29/778
H01L 29/786
H01L 29/78
B82Y 10/00
H01L 29/06
H01L 29/20
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
27
由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
02
包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
04
其衬底为半导体的
08
只包括有一种半导体组件的
085
只包含场效应的组件
088
有绝缘栅场效应晶体管的组件
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
68
只能通过对一个不通有待整流、放大或切换的电流的电极供给电流或施加电位方可进行控制的
76
单极器件
772
场效应晶体管
775
带有一维载流子气沟道的,如量子线FET
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
68
只能通过对一个不通有待整流、放大或切换的电流的电极供给电流或施加电位方可进行控制的
76
单极器件
772
场效应晶体管
778
带有二维载流子气沟道的,如HEMT
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
68
只能通过对一个不通有待整流、放大或切换的电流的电极供给电流或施加电位方可进行控制的
76
单极器件
772
场效应晶体管
78
由绝缘栅产生场效应的
786
薄膜晶体管
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
68
只能通过对一个不通有待整流、放大或切换的电流的电极供给电流或施加电位方可进行控制的
76
单极器件
772
场效应晶体管
78
由绝缘栅产生场效应的
B 作业;运输
82
超微技术
Y
纳米结构的特定用途或应用;纳米结构的测量或分析;纳米结构的制造或处理
10
用于信息加工、存储或传输的纳米技术,例如:量子计算或单电子逻辑
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
02
按其半导体本体的特征区分的
06
按其形状区分的;按各半导体区域的形状、相对尺寸或配置区分的
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
02
按其半导体本体的特征区分的
12
按其构成材料的特征区分的
20
除掺杂材料或其他杂质外,只包括AⅢBⅤ化合物的
申请人: Han Wui Then
Intel Corporation
Robert Chau
Benjamin Chu-Kung
Gilbert Dewey
Jack Kavalieros
Matthew Metz
Niloy Mukherjee
Ravi Pillarisetty
Marko Radosavljevic
发明人: Han Wui Then
Robert Chau
Benjamin Chu-Kung
Gilbert Dewey
Jack Kavalieros
Matthew Metz
Niloy Mukherjee
Ravi Pillarisetty
Marko Radosavljevic
代理人: Blakely, Sokoloff, Taylor & Zafman LLP
优先权数据:
标题: (EN) Group III-N nanowire transistors
摘要: front page image
(EN)

A group III-N nanowire is disposed on a substrate. A longitudinal length of the nanowire is defined into a channel region of a first group III-N material, a source region electrically coupled with a first end of the channel region, and a drain region electrically coupled with a second end of the channel region. A second group III-N material on the first group III-N material serves as a charge inducing layer, and/or barrier layer on surfaces of nanowire. A gate insulator and/or gate conductor coaxially wraps completely around the nanowire within the channel region. Drain and source contacts may similarly coaxially wrap completely around the drain and source regions.


也发表为:
CN104011868DE112011105945WO/2013/095343