Некоторое содержание этого приложения в настоящий момент недоступно.
Если эта ситуация сохраняется, свяжитесь с нами по адресуОтзывы и контакты
1. (WO2019049980) RECONFIGURATION CIRCUIT
Новейшие библиограф. данные, касающиеся досье в Международном бюро    Отправить комментарий

№ публикации: WO/2019/049980 № международной заявки: PCT/JP2018/033178
Дата публикации: 14.03.2019 Дата международной подачи: 07.09.2018
МПК:
H03K 19/177 (2006.01) ,G06F 11/16 (2006.01) ,G11C 29/00 (2006.01) ,H01L 21/8239 (2006.01) ,H01L 27/105 (2006.01) ,H01L 45/00 (2006.01) ,H01L 49/00 (2006.01)
H ЭЛЕКТРИЧЕСТВО
03
Электронные схемы общего назначения
K
Импульсная техника
19
Логические схемы, т.е. устройства, имеющие не менее двух входов, работающих на один выход ; инверторные схемы
02
с использованием специфицированных элементов
173
элементарными логическими схемами в качестве составных частей
177
расположенных в матричной форме
G ФИЗИКА
06
Обработка данных; вычисление; счет
F
Обработка цифровых данных с помощью электрических устройств
11
Обнаружение ошибок; исправление ошибок; контроль
07
Реагирование на наличие ошибки, например отказоустойчивость
16
обнаружение и исправление ошибок в данных с помощью избыточности аппаратуры
G ФИЗИКА
11
Накопление информации
C
Запоминающие устройства статического типа
29
Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы
H ЭЛЕКТРИЧЕСТВО
01
Основные элементы электрического оборудования
L
Полупроводниковые приборы; электрические приборы на твердом теле, не отнесенные к другим классам или подклассам
21
Способы и устройства, специально предназначенные для изготовления или обработки полупроводниковых приборов или приборов на твердом теле или их частей
70
изготовление и обработка приборов, состоящих из нескольких твердотельных компонентов или интегральных схем, сформированных на общей подложке или внутри нее, или их особых частей; изготовление приборов на интегральных схемах или их особых частей
77
изготовление или обработка приборов, состоящих из нескольких твердотельных компонентов или интегральных схем, сформированных на общей подложке или внутри нее
78
с последующим разделением подложки на несколько отдельных приборов
82
для получения приборов, например интегральных схем, каждый из которых состоит из нескольких компонентов
822
полупроводниковых подложек с использованием кремниевой технологии
8232
технология изготовления интегральных схем на полевых транзисторах
8234
технология изготовления интегральных схем на MIS транзисторах
8239
структуры памяти
H ЭЛЕКТРИЧЕСТВО
01
Основные элементы электрического оборудования
L
Полупроводниковые приборы; электрические приборы на твердом теле, не отнесенные к другим классам или подклассам
27
Приборы, состоящие из нескольких полупроводниковых или прочих компонентов на твердом теле, сформированных на одной общей подложке или внутри нее
02
содержащие полупроводниковые компоненты, специально предназначенные для выпрямления, генерирования, усиления или переключения, в которых имеется по меньшей мере один потенциальный или поверхностный барьер; включая элементы на пассивных интегральных схемах по меньшей мере с одним потенциальным или поверхностным барьером
04
с подложкой из полупроводника
10
содержащие несколько отдельных компонентов с повторяющейся конфигурацией
105
компоненты с полевым эффектом
H ЭЛЕКТРИЧЕСТВО
01
Основные элементы электрического оборудования
L
Полупроводниковые приборы; электрические приборы на твердом теле, не отнесенные к другим классам или подклассам
45
Приборы на твердом теле, специально предназначенные для выпрямления, усиления, генерирования или переключения, не имеющие потенциального барьера, на котором имеет место скачкообразное изменение потенциала, или поверхностного барьера, например диэлектрические триоды; приборы с эффектом Овшинского; способы и устройства, специально предназначенные для изготовления или обработки вышеуказанных приборов или их частей
H ЭЛЕКТРИЧЕСТВО
01
Основные элементы электрического оборудования
L
Полупроводниковые приборы; электрические приборы на твердом теле, не отнесенные к другим классам или подклассам
49
Приборы на твердом теле, не предусмотренные в группах и и не предусмотренные ни в одном другом подклассе; способы и устройства, специально предназначенные для изготовления таких приборов или их частей
Заявители:
日本電気株式会社 NEC CORPORATION [JP/JP]; 東京都港区芝五丁目7番1号 7-1, Shiba 5-chome, Minato-ku, Tokyo 1088001, JP
Изобретатели:
辻 幸秀 TSUJI Yukihide; JP
阪本 利司 SAKAMOTO Toshitsugu; JP
宮村 信 MIYAMURA Makoto; JP
根橋 竜介 NEBASHI Ryusuke; JP
多田 あゆ香 TADA Ayuka; JP
白 旭 BAI Xu; JP
Агент:
下坂 直樹 SHIMOSAKA Naoki; JP
Дата приоритета:
2017-17418211.09.2017JP
Название (EN) RECONFIGURATION CIRCUIT
(FR) CIRCUIT DE RECONFIGURATION
(JA) 再構成回路
Реферат:
(EN) In order to achieve both high-density implementation of applications in the form a reconfiguration circuit without a redundancy bit and the capability to continuously run applications with redundancy, the present invention is a reconfiguration circuit provided with: a first lookup table composed of a crossbar memory formed in a crossbar switching circuit having a plurality of switch cells including a complementary element and a multiplexer for selecting and outputting at least one of a plurality of signals input from the crossbar memory; a second lookup table composed of a crossbar memory and a multiplexer; and a switch that is connected to an output node of the first lookup table and to an output node of the second lookup table and that switches the output node of the first lookup table and the output node of the second lookup table to an electrically conductive state or a non-conductive state.
(FR) La présente invention a pour objet d'atteindre une mise en œuvre à haute densité d'applications sous la forme d'un circuit de reconfiguration sans bit de redondance ainsi que la capacité d'exécuter en continu des applications avec redondance. Plus particulièrement, l'invention concerne un circuit de reconfiguration comprenant : une première table de consultation composée d'une mémoire à barres croisées formée dans un circuit de commutation à barres croisées ayant une pluralité de cellules de commutation comprenant un élément complémentaire et un multiplexeur pour sélectionner et délivrer en sortie au moins l'un d'une pluralité de signaux entrés à partir de la mémoire à barres croisées ; une seconde table de consultation composée d'une mémoire à barres croisées et d'un multiplexeur ; et un commutateur qui est connecté à un nœud de sortie de la première table de consultation et à un nœud de sortie de la seconde table de consultation et qui commute le nœud de sortie de la première table de consultation et le nœud de sortie de la seconde table de consultation vers un état conducteur ou un état non conducteur.
(JA) 冗長ビットを持たない再構成回路としてアプリケーションを高密度に実装することと、冗長性を持たせて継続的なアプリケーション動作を可能とすることを両立するために、相補型素子を含む複数のスイッチセルを有するクロスバースイッチ回路に構成されるクロスバーメモリと、クロスバーメモリから入力される複数の信号のうち少なくとも一つを選択して出力するマルチプレクサとによって構成される第1のルックアップテーブルと、クロスバーメモリとマルチプレクサとによって構成される第2のルックアップテーブルと、第1のルックアップテーブルの出力ノードと、第2のルックアップテーブルの出力ノードとに接続され、第1のルックアップテーブルの出力ノードと第2のルックアップテーブルの出力ノードとを電気的に導通もしくは非導通の状態に切り替えるスイッチとを備える再構成回路とする。
front page image
Указанные государства: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Африканская региональная организация промышленной собственности (АРОПС) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Евразийская патентная организация (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Европейское патентное ведомство (ЕПВ) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Африканская организация интеллектуальной собственности (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Язык публикации: Японский (JA)
Язык подачи: Японский (JA)