Некоторое содержание этого приложения в настоящий момент недоступно.
Если эта ситуация сохраняется, свяжитесь с нами по адресуОтзывы и контакты
1. (WO2016190205) SEMICONDUCTOR DEVICE, METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE, AND JOINING MATERIAL
Новейшие библиограф. данные, касающиеся досье в Международном бюро   

№ публикации: WO/2016/190205 № международной заявки: PCT/JP2016/064845
Дата публикации: 01.12.2016 Дата международной подачи: 19.05.2016
МПК:
H01L 21/52 (2006.01) ,H01S 5/022 (2006.01)
H ЭЛЕКТРИЧЕСТВО
01
Основные элементы электрического оборудования
L
Полупроводниковые приборы; электрические приборы на твердом теле, не отнесенные к другим классам или подклассам
21
Способы и устройства, специально предназначенные для изготовления или обработки полупроводниковых приборов или приборов на твердом теле или их частей
02
изготовление или обработка полупроводниковых приборов или их частей
04
приборов, имеющих хотя бы один потенциальный барьер, на котором осуществляется скачкообразное изменение потенциала, или поверхностный барьер, например p-n-переход, обедненный слой, слой с повышенной концентрацией носителей
50
сборка полупроводниковых приборов с использованием способов или устройств, не предусмотренных ни одной из подгрупп
52
монтаж полупроводниковой подложки в корпусе
H ЭЛЕКТРИЧЕСТВО
01
Основные элементы электрического оборудования
S
Устройства со стимулированным излучением
5
Полупроводниковые лазеры
02
конструктивные детали или компоненты, не влияющие на работу лазера
022
монтажные, сборочные элементы; корпуса
Заявители:
三菱電機株式会社 MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区丸の内二丁目7番3号 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
Изобретатели:
南 典也 MINAMI, Noriya; JP
出田 吾朗 IZUTA, Goro; JP
Агент:
特許業務法人深見特許事務所 FUKAMI PATENT OFFICE, P.C.; 大阪府大阪市北区中之島二丁目2番7号 中之島セントラルタワー Nakanoshima Central Tower, 2-7, Nakanoshima 2-chome, Kita-ku, Osaka-shi, Osaka 5300005, JP
Дата приоритета:
2015-10644726.05.2015JP
Название (EN) SEMICONDUCTOR DEVICE, METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE, AND JOINING MATERIAL
(FR) DISPOSITIF À SEMI-CONDUCTEUR, PROCÉDÉ DE FABRICATION D'UN DISPOSITIF À SEMI-CONDUCTEUR ET MATÉRIAU DE JONCTION
(JA) 半導体装置、半導体装置の製造方法、及び接合材料
Реферат:
(EN) A semiconductor device (1) is provided with a joining part (3) for joining a first electrode (23) of a semiconductor element (2) and a second electrode (5) of a support member (4). The joining part (3) includes a first solder layer (31), a diffusion-prevention layer (32), and a second solder layer (33), in the stated order from the semiconductor element (2) side. The second solder layer (33) has a second melting point lower than a first melting point of the first solder layer (31). The diffusion prevention layer (32) prevents interdiffusion between the first solder layer (31) and the second solder layer (33). The second solder layer (33) contains tin (Sn). The second electrode (5), the diffusion prevention layer (32), and the second solder layer (33) do not contain gold (Au). Therefore, the semiconductor device (1) is provided with a high-reliability joining part in which stress produced in the semiconductor element (2) is reduced.
(FR) Un dispositif à semi-conducteur (1) est pourvu d'une partie de jonction (3) permettant de joindre une première électrode (23) d'un élément semi-conducteur (2) et une seconde électrode (5) d'un élément de support (4). La partie de jonction (3) comprend une première couche de soudure (31), une couche antidiffusante (32), et une seconde couche de soudure (33), dans l'ordre indiqué à partir du côté élément semi-conducteur (2). La seconde couche de soudure (33) présente un second point de fusion inférieur à un premier point de fusion de la première couche de soudure (31). La couche antidiffusante (32) empêche une interdiffusion entre la première couche de soudure (31) et la seconde couche de soudure (33). La seconde couche de soudure (33) contient de l'étain (Sn). La seconde électrode (5), la couche antidiffusante (32) et la seconde couche de soudure (33) ne contiennent pas d'or (Au). Par conséquent, le dispositif à semi-conducteur (1) est pourvu d'une partie de jonction à haute fiabilité dont la contrainte produite dans l'élément semi-conducteur (2) est réduite.
(JA) 半導体装置(1)は、半導体素子(2)の第1の電極(23)と支持部材(4)の第2の電極(5)とを接合する接合部(3)を備える。接合部(3)は、半導体素子(2)側から順に、第1のはんだ層(31)と、拡散防止層(32)と、第2のはんだ層(33)とを含む。第2のはんだ層(33)は、第1のはんだ層(31)の第1の融点よりも低い第2の融点を有する。拡散防止層(32)は、第1のはんだ層(31)と第2のはんだ層(33)との間の相互拡散を防止する。第2のはんだ層(33)は錫(Sn)を含む。第2の電極(5)と、拡散防止層(32)と、第2のはんだ層(33)とは、金(Au)を含まない。そのため、半導体装置(1)は、半導体素子(2)に発生する応力が低減されるとともに信頼性の高い接合部を備える。
front page image
Указанные государства: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Африканская региональная организация промышленной собственности (АРОПС) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Евразийская патентная организация (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Европейское патентное ведомство (ЕПВ) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Африканская организация интеллектуальной собственности (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Язык публикации: Японский (JA)
Язык подачи: Японский (JA)