Algum conteúdo deste aplicativo está indisponível no momento.
Se esta situação persistir, por favor entre em contato conoscoFale conosco & Contato
1. (WO2018189964) MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY ELEMENT, MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY, NON-VOLATILE LOGIC CIRCUIT AND MAGNETIC NEURO-ELEMENT
Dados bibliográficos mais recentes no arquivo da Secretaria InternacionalSubmeter observação

№ de pub.: WO/2018/189964 № do pedido internacional: PCT/JP2017/046623
Data de publicação: 18.10.2018 Data de depósito internacional: 26.12.2017
CIP:
H01L 21/8239 (2006.01) ,H01L 27/105 (2006.01) ,H01L 29/82 (2006.01) ,H01L 43/08 (2006.01)
H ELECTRICIDADE
01
ELEMENTOS ELÉTRICOS BÁSICOS
L
DISPOSITIVOS SEMICONDUTORES; DISPOSITIVOS ELÉTRICOS DE ESTADO SÓLIDO NÃO INCLUÍDOS EM OUTRO LOCAL
21
Processos ou aparelhos especialmente adaptados para a manufatura ou tratamento dos dispositivos semicondutores ou de dispositivos de estado sólido ou de partes dos mesmos
70
Fabricação ou tratamento de dispositivos consistindo em vários componentes de estado sólido ou circuitos integrados formados em ou sobre um substrato comum ou de partes específicas dos mesmos; Fabricação de dispositivos de circuitos integrados ou de partes específicas dos mesmos
77
Manufatura ou tratamento de dispositivos constituídos de uma pluralidade de componentes de estado sólido ou circuitos integrados formados dentro ou sobre um substrato comum
78
com divisão subsequente do substrato em dispositivos individuais múltiplos
82
para produzir dispositivos, p. ex.,circuitos integrados, cada um consistindo de uma pluralidade de componentes
822
sendo o substrato um semicondutor usando tecnologia de silício
8232
Tecnologia de efeito de campo
8234
Tecnologia MIS
8239
Estruturas de memória
H ELECTRICIDADE
01
ELEMENTOS ELÉTRICOS BÁSICOS
L
DISPOSITIVOS SEMICONDUTORES; DISPOSITIVOS ELÉTRICOS DE ESTADO SÓLIDO NÃO INCLUÍDOS EM OUTRO LOCAL
27
Dispositivos consistindo de uma pluralidade de semicondutores ou outros componentes de estado sólido, formados em ou sobre um substrato comum
02
incluindo componentes semicondutores adaptados à retificação, oscilação, amplificação, comutação e tendo pelo menos uma barreira de potencial ou de uma barreira de superfície; incluindo elementos de circuito passivo integrado com pelo menos uma barreira de potencial ou de uma barreira de superfície
04
sendo o substrato um corpo semicondutor
10
incluindo vários componentes individuais em uma configuração repetitiva
105
compreendendo componentes de efeito de campo
H ELECTRICIDADE
01
ELEMENTOS ELÉTRICOS BÁSICOS
L
DISPOSITIVOS SEMICONDUTORES; DISPOSITIVOS ELÉTRICOS DE ESTADO SÓLIDO NÃO INCLUÍDOS EM OUTRO LOCAL
29
Dispositivos semicondutores adaptados para retificação, amplificação, oscilação ou comutação ou capacitores ou resistores com pelo menos uma barreira de potencial ou barreira de superfície; Capacitores ou resistores com pelo menos uma barreira de potencial ou barreira de superfície, p. ex., camada de depleção da junção PN ou camada de concentração de portadores; Detalhes de corpos de semicondutores ou de eletrodos dos mesmos
66
Tipos de dispositivo semicondutor
82
controláveis unicamente pela variação do campo magnético aplicado ao dispositivo
H ELECTRICIDADE
01
ELEMENTOS ELÉTRICOS BÁSICOS
L
DISPOSITIVOS SEMICONDUTORES; DISPOSITIVOS ELÉTRICOS DE ESTADO SÓLIDO NÃO INCLUÍDOS EM OUTRO LOCAL
43
Dispositivos usando efeitos galvanomagnéticos ou efeitos magnéticos similares; Processos ou aparelhos especialmente adaptados para a fabricação ou o tratamento desses dispositivos ou de suas partes
08
Resistores controlados por campo magnético
Requerentes:
TDK株式会社 TDK CORPORATION [JP/JP]; 東京都中央区日本橋二丁目5番1号 2-5-1, Nihonbashi, Chuo-ku, Tokyo 1036128, JP
Inventores:
佐々木 智生 SASAKI Tomoyuki; JP
柴田 竜雄 SHIBATA Tatsuo; JP
Mandatário:
棚井 澄雄 TANAI Sumio; JP
荒 則彦 ARA Norihiko; JP
飯田 雅人 IIDA Masato; JP
荻野 彰広 OGINO Akihiro; JP
Dados da prioridade:
2017-08041314.04.2017JP
Título (EN) MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY ELEMENT, MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY, NON-VOLATILE LOGIC CIRCUIT AND MAGNETIC NEURO-ELEMENT
(FR) PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UN ÉLÉMENT DE MÉMOIRE ANALOGIQUE, PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UNE MÉMOIRE ANALOGIQUE, CIRCUIT LOGIQUE NON VOLATILE ET NEURO-ÉLÉMENT MAGNÉTIQUE
(JA) 磁壁利用型アナログメモリ素子、磁壁利用型アナログメモリ、不揮発性ロジック回路及び磁気ニューロ素子
Resumo:
(EN) The magnetic domain wall utilizing analog memory element according to one mode of the present invention comprises: a magnetized fixed layer (1) wherein the magnetization is oriented in a first direction; a non-magnetic layer (2) provided on one surface of the magnetized fixed layer (1); a magnetic domain wall drive layer (3) provided relative to the magnetized fixed layer (1) such that the non-magnetic layer (2) is held therebetween; a first magnetization supply means (4) supplying to the magnetic domain wall drive layer (3) magnetization oriented in the first direction; and a second magnetization supply means (5) supplying to the magnetic domain wall drive layer (3) magnetization oriented in a second direction opposite the first direction. At least one among the first magnetization supply means (4) and the second magnetization supply means (5) is in contact with the magnetic domain wall drive layer (3), and is a spin orbit torque wiring extending in a direction intersecting with the magnetic domain wall drive layer (3).
(FR) La paroi de domaine magnétique utilisant un élément de mémoire analogique selon un mode de la présente invention comprend : une couche fixe magnétisée (1) dans laquelle la magnétisation est orientée dans une première direction; une couche non magnétique (2) disposée sur une surface de la couche fixe magnétisée (1); une couche d'entraînement de paroi de domaine magnétique (3) disposée par rapport à la couche fixe magnétisée (1) de telle sorte que la couche non magnétique (2) est maintenue entre celles-ci; un premier moyen d'alimentation en magnétisation (4) fournissant à la couche d'entraînement de paroi de domaine magnétique (3) une magnétisation orientée dans la première direction; et un second moyen d'alimentation en magnétisation (5) fournissant à la couche d'entraînement de paroi de domaine magnétique (3) une magnétisation orientée dans une seconde direction opposée à la première direction. Au moins l'un parmi le premier moyen d'alimentation en magnétisation (4) et le second moyen d'alimentation en magnétisation (5) est en contact avec la couche d'entraînement de paroi de domaine magnétique (3), et est un câblage de couple spin-orbite s'étendant dans une direction croisant la couche d'entraînement de paroi de domaine magnétique (3).
(JA) 本発明の一態様にかかる磁壁利用型アナログメモリ素子は、第1の方向に磁化が配向した磁化固定層(1)と、磁化固定層(1)の一面に設けられた非磁性層(2)と、磁化固定層(1)に対して非磁性層(2)を挟んで設けられた磁壁駆動層(3)と、磁壁駆動層(3)に第1の方向に配向した磁化を供給する第1磁化供給手段(4)及び第1の方向と反対の第2の方向に配向した磁化を供給する第2磁化供給手段(5)と、を備え、第1磁化供給手段(4)及び第2磁化供給手段(5)のうち少なくとも一方は、磁壁駆動層(3)に接し、磁壁駆動層(3)に対して交差する方向に延在するスピン軌道トルク配線である。
front page image
Estados designados: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organização Regional Africana da Propriedade Intelectual (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Instituto Eurasiático de Patentes (EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Instituto Europeu de Patentes (IEP) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organização Africana da Propriedade Intelectual (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Língua de publicação: Japonês (JA)
Língua de depósito: Japonês (JA)
Também publicado como:
CN109643690US20190189516