Algum conteúdo deste aplicativo está indisponível no momento.
Se esta situação persistir, por favor entre em contato conoscoFale conosco & Contato
1. (WO2013137860) DYNAMICALLY COMPUTING AN ELECTRICAL DESIGN POINT (EDP) FOR A MULTICORE PROCESSOR
Dados bibliográficos mais recentes no arquivo da Secretaria Internacional

№ de pub.: WO/2013/137860 № do pedido internacional: PCT/US2012/028876
Data de publicação: 19.09.2013 Data de depósito internacional: 13.03.2012
CIP:
G06F 1/26 (2006.01) ,G06F 1/32 (2006.01) ,G06F 15/80 (2006.01)
G FÍSICA
06
CÔMPUTO; CÁLCULO; CONTAGEM
F
PROCESSAMENTO ELÉTRICO DE DADOS DIGITAIS
1
Detalhes de equipamento para processamento de dados não abrangidos pelo grupos G06F3/-G06F13/130
26
Meios para alimentação de energia elétrica, p. ex., regulação da mesma
G FÍSICA
06
CÔMPUTO; CÁLCULO; CONTAGEM
F
PROCESSAMENTO ELÉTRICO DE DADOS DIGITAIS
1
Detalhes de equipamento para processamento de dados não abrangidos pelo grupos G06F3/-G06F13/130
26
Meios para alimentação de energia elétrica, p. ex., regulação da mesma
32
Meios destinados a economizar energia
G FÍSICA
06
CÔMPUTO; CÁLCULO; CONTAGEM
F
PROCESSAMENTO ELÉTRICO DE DADOS DIGITAIS
15
Computadores digitais em geral; Equipamento de processamento de dados em geral
76
Arquiteturas de computadores com programas armazenados de finalidades gerais
80
que compreendem um conjunto de unidades de processamento com controle comum, p. ex., vários processadores de dados com instrução única
Requerentes:
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95052, US (AllExceptUS)
BHANDARU, Malini K. [US/US]; US (UsOnly)
DEHAEMER, Eric J. [US/US]; US (UsOnly)
SHRALL, Jeremy J. [US/US]; US (UsOnly)
Inventores:
BHANDARU, Malini K.; US
DEHAEMER, Eric J.; US
SHRALL, Jeremy J.; US
Mandatário:
ROZMAN, Mark J.; Trop, Pruner & Hu, P.C. 1616 S. Voss Rd., Ste. 750 Houston, Texas 77057-2631, US
Dados da prioridade:
Título (EN) DYNAMICALLY COMPUTING AN ELECTRICAL DESIGN POINT (EDP) FOR A MULTICORE PROCESSOR
(FR) CALCUL DYNAMIQUE D'UN POINT DE CONCEPTION ÉLECTRIQUE (EDP) POUR UN PROCESSEUR MULTINOYAU
Resumo:
(EN) In one embodiment, a multicore processor includes a controller to dynamically limit a maximum permitted turbo mode frequency of its cores based on a core activity pattern of the cores and power consumption information of a unit power table. In one embodiment, the core activity pattern can indicate, for each core, an activity level and a logic unit state of the corresponding core. Further, the unit power table can be dynamically computed based on a temperature of the processor. Other embodiments are described and claimed.
(FR) Dans un mode de réalisation, un processeur multinoyau comprend un contrôleur pour limiter dynamiquement une fréquence de mode turbo maximum autorisée de ses noyaux sur la base d'un modèle d'activité de noyau des noyaux et d'informations de consommation d'énergie d'une table de puissance d'unité. Dans un mode de réalisation, le modèle d'activité de noyau peut indiquer, pour chaque noyau, un niveau d'activité et un état d'unité logique du noyau correspondant. En outre, la table de puissance d'unité peut être calculée dynamiquement sur la base d'une température du processeur. D'autres modes de réalisation sont décrits et revendiqués.
front page image
Estados designados: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organização Regional Africana da Propriedade Intelectual (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Instituto Eurasiático de Patentes (EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Instituto Europeu de Patentes (IEP) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organização Africana da Propriedade Intelectual (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Língua de publicação: Inglês (EN)
Língua de depósito: Inglês (EN)
Também publicado como:
US20140195829