이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019066978) CONDUCTIVE VIA AND METAL LINE END FABRICATION AND STRUCTURES RESULTING THEREFROM
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/066978 국제출원번호: PCT/US2017/054641
공개일: 04.04.2019 국제출원일: 30.09.2017
IPC:
H01L 21/768 (2006.01)
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
21
반도체 장치 또는 고체 장치 또는 그러한 부품의 제조 또는 처리에 특별히 적용되는 방법 또는 장비
70
하나의 공통기판상 또는 기판내에 형성된 복수의 고체구성부품 또는 집적회로로 이루어진 장치 그에 대한 특정부품의 제조 또는 처리; 집적회로장치 또는 그에 대한 특정부품의 제조.
71
그룹 H01L21/70에 분류된 장치의 특정부품의 제조
768
하나의 장치와 개별구성부품사이에 전류를 흐르게 하기 위한 상호배선의 적용
출원인:
WALLACE, Charles H. [US/US]; US
PATEL, Reken [US/US]; US
PARK, Hyunsoo [KR/US]; US
HARAN, Mohit K. [IN/US]; US
BASU, Debashish [IN/US]; US
WARD, Curtis W. [US/US]; US
BRAIN, Ruth A. [US/US]; US
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
발명자:
WALLACE, Charles H.; US
PATEL, Reken; US
PARK, Hyunsoo; US
HARAN, Mohit K.; US
BASU, Debashish; US
WARD, Curtis W.; US
BRAIN, Ruth A.; US
대리인:
PUGH, Joseph A.; US
COFIELD, Michael A.; US
BLANK, Eric S.; US
ROJO, Estiven; US
BRASK, Justin K.; US
AUYEUNG, Al; US
BERNADICOU, Michael A.; US
BLAIR, Steven R.; US
DANSKIN, Timothy A.; US
HALEVA, Aaron S.; US
MAKI, Nathan R.; US
MARLINK, Jeffrey S.; US
MOORE, Michael S.; US
PARKER, Wesley E.; US
RASKIN, Vladimir; US
STRAUSS, Ryan N.; US
WANG, Yuke; US
YATES, Steven D.; US
SULLIVAN, Stephen G.; US
우선권 정보:
발명의 명칭: (EN) CONDUCTIVE VIA AND METAL LINE END FABRICATION AND STRUCTURES RESULTING THEREFROM
(FR) TROU D'INTERCONNEXION CONDUCTEUR ET FABRICATION D'EXTRÉMITÉ DE LIGNE MÉTALLIQUE ET STRUCTURES RÉSULTANTES
요약서:
(EN) Conductive via and metal line end fabrication is described. In an example, an interconnect structure includes a first inter-layer dielectric (ILD) on a hardmask layer, where the ILD includes a first ILD opening and a second ILD opening. The interconnect structure further includes an etch stop layer (ESL) on the ILD layer, where the ESL includes a first ESL opening aligned with the first ILD opening to form a first via opening, and where the ESL layer includes a second ESL opening aligned with the second ILD opening. The interconnect structure further includes a first via in the first via opening, a second ILD layer on the first ESL, and a metal line in the second ILD layer, where the metal line is in contact with the first via, and where the metal line includes a first metal opening, and where the metal line includes a second metal opening aligned with the second ILD opening and the ESL opening to form a second via opening. The interconnect structure further includes a metal line end in the first metal opening and further includes a second via in the metal line, where the second via is in the second via opening.
(FR) L'invention concerne un trou d'interconnexion conducteur et une fabrication d'extrémité de ligne métallique. Dans un exemple, une structure d'interconnexion comprend un premier diélectrique intercouche (ILD) sur une couche de masque dur, l'ILD comprenant une première ouverture ILD et une seconde ouverture ILD. La structure d'interconnexion comprend en outre une couche d'arrêt de gravure (ESL) sur la couche ILD, l'ESL comprenant une première ouverture d'ESL alignée avec la première ouverture ILD pour former une première ouverture d'interconnexion, et où la couche d'ESL comprend une seconde ouverture d'ESL alignée avec la seconde ouverture ILD. La structure d'interconnexion comprend en outre un premier trou d'interconnexion dans la première ouverture d'interconnexion, une seconde couche ILD sur la première ESL, et une ligne métallique dans la seconde couche ILD, la ligne métallique étant en contact avec le premier trou d'interconnexion, et la ligne métallique comprenant une première ouverture métallique, et la ligne métallique comprenant une seconde ouverture métallique alignée avec la seconde ouverture ILD et l'ouverture d'ESL pour former une seconde ouverture de trou d'interconnexion. La structure d'interconnexion comprend en outre une extrémité de ligne métallique dans la première ouverture métallique et comprend en outre un second trou d'interconnexion dans la ligne métallique, le second trou d'interconnexion étant dans la seconde ouverture de trou d'interconnexion.
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)