이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019065302) DATA TRANSMISSION DEVICE FOR IN-VEHICLE MULTI-CORE CONTROL AND ELECTRONIC CONTROL DEVICE
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/065302 국제출원번호: PCT/JP2018/034137
공개일: 04.04.2019 국제출원일: 14.09.2018
IPC:
G06F 15/167 (2006.01) ,F02D 45/00 (2006.01)
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
15
디지털 컴퓨터 일반; 데이터 처리 장비 일반
16
둘 또는 그 이상의 컴퓨터가 조합된 것으로 각각이 적어도 하나의 연산 유닛, 프로그램유닛 그리고 레지스터를 갖는 것, 예. 복수의 프로그램을 동시에 처리하기 위한 것
163
프로세서간의 통신
167
공통메모리를 사용하는 것, 예. 메일박스
F SECTION F — 기계공학; 조명; 가열; 무기; 폭파
02
연소기관(열가스 또는 연소생성물을 이용하는 기관설비)
D
연소 기관의 제어
45
그룹 F02D 41/00 ~ F02D 43/00에서 분류되지 않는 전기적 제어
출원인:
日立オートモティブシステムズ株式会社 HITACHI AUTOMOTIVE SYSTEMS, LTD. [JP/JP]; 茨城県ひたちなか市高場2520番地 2520, Takaba, Hitachinaka-shi, Ibaraki 3128503, JP
발명자:
三宅 淳司 MIYAKE Junji; JP
대리인:
戸田 裕二 TODA Yuji; JP
우선권 정보:
2017-18597727.09.2017JP
발명의 명칭: (EN) DATA TRANSMISSION DEVICE FOR IN-VEHICLE MULTI-CORE CONTROL AND ELECTRONIC CONTROL DEVICE
(FR) DISPOSITIF DE TRANSMISSION DE DONNÉES POUR COMMANDE MULTICŒUR DANS UN VÉHICULE ET DISPOSITIF DE COMMANDE ÉLECTRONIQUE
(JA) 車載マルチコア制御用データ伝達装置および電子制御装置
요약서:
(EN) In order to enable a data set for which synchronicity has been maintained to be transferred between cores in a multi-core system while improving the real-time characteristic of processing by the cores, even when the cores operate asynchronously, the present invention is provided with bank memories B(1) – B(5), and a writing core 601 and reading cores 602-1, 602-2, and 602-3 capable of accessing these bank memories B(1) – (B5). Furthermore, an access control unit 603 assigns only the one writing memory 601 to the bank memories B(1) – B(5) to which writing is being carried out, assigns one or more of the reading cores 602-1, 602-2, and 602-3 to the bank memories B(1) – B(5) from which reading is being carried out, and controls access to the bank memories B(1) – B(5) in an asynchronous manner such that the bank memories B(1) – B(5) to which writing is being carried out and the bank memories B(1) – B(5) from which reading is being carried out are not the same.
(FR) Selon l'invention, afin de permettre le transfert d'un ensemble de données pour lequel la synchronicité a été maintenue entre des cœurs dans un système multicœur tout en améliorant les caractéristiques en temps réel du traitement par les cœurs, même lorsque les cœurs fonctionnent de manière asynchrone, la présente invention est pourvue de mémoires en banques (B(1) - B(5)), et d'un cœur d'écriture (601) et de cœurs de lecture (602-1, 602-2, et 602-3) capables d'accéder à ces mémoires en banques (B(1) - (B5)). En outre, une unité de commande d'accès (603) attribue uniquement la seule mémoire d'écriture (601) aux mémoires en banques (B(1) - B (5)) sur lesquelles l'écriture est réalisée, attribue un ou plusieurs des cœurs de lecture (602-1, 602-2, et 602-3) aux mémoires en banques (B(1) - B(5)) sur lesquelles la lecture est réalisée, et commande l'accès aux mémoires en banques (B(1) - B(5)) de manière asynchrone de sorte que les mémoires en banques (B(1) - B(5)) sur lesquelles l'écriture est réalisée et les mémoires en banques (B(1) - B(5)) sur lesquels la lecture est réalisée ne soient pas les mêmes.
(JA) マルチコアシステムにおけるコアが非同期に動作する場合おいても、コアによる処理のリアルタイム性を向上させつつ、同時性が確保されたデータセットをコア間で伝達する。バンクメモリB[1]~B[5]と、これらのバンクメモリB[1]~B[5]にアクセス可能な書き込みコア601および読み出しコア602-1、602-2、602-3が設けられ、アクセス制御部603は、書き込みが行われるバンクメモリB[1]~B[5]には、1個の書き込みコア601のみを割り当て、読み出しが行われるバンクメモリB[1]~B[5]には、1以上の読み出しコア602-1、602-2、602-3読を割り当て、書き込みが行われているバンクメモリB[1]~B[5]と読み出しが行われているバンクメモリB[1]~B[5]とが同一にならないようにバンクメモリB[1]~B[5]へのアクセスを排他的に制御する。
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 일본어 (JA)
출원언어: 일본어 (JA)