이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019050536) SYSTEM AND METHOD FOR RATE ADAPTIVE BIT LOADING UTILIZING NOISE FACTORS
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/050536 국제출원번호: PCT/US2017/050813
공개일: 14.03.2019 국제출원일: 08.09.2017
IPC:
H04L 1/00 (2006.01) ,H04L 1/20 (2006.01) ,H04L 25/03 (2006.01)
H SECTION H — 전기
04
전기통신기술
L
디지털 정보의 전송, 예. 전신통신
1
수신정보중의 에러를 검출 또는 방지하기 위한 배치
H SECTION H — 전기
04
전기통신기술
L
디지털 정보의 전송, 예. 전신통신
1
수신정보중의 에러를 검출 또는 방지하기 위한 배치
20
신호품질검출기를 사용하는 것
H SECTION H — 전기
04
전기통신기술
L
디지털 정보의 전송, 예. 전신통신
25
기저대역 시스템(Baseband)
02
세부
03
송신기 또는 수신기에 있어서의 정형회로망 (shaping network), 예. 정형회로망을 부가하는 것
출원인:
HALLIBURTON ENERGY SERVICES, INC. [US/US]; 3000 N. Sam Houston Parkway E. Houston, Texas 77032, US
발명자:
YANG, Yifei; SG
LIE, Joni Polili; SG
TAN, Kuo Hwi Roy; SG
QUINTERO, Alberto; US
대리인:
JUSTISS, J. Joel; Parker Justiss, P.C. 14241 Dallas Parkway Suite 620 Dallas, Texas 75254, US
JUSTISS, J. Joel; US
우선권 정보:
발명의 명칭: (EN) SYSTEM AND METHOD FOR RATE ADAPTIVE BIT LOADING UTILIZING NOISE FACTORS
(FR) SYSTÈME ET PROCÉDÉ DE CHARGEMENT DE BITS ADAPTATIF À DÉBIT UTILISANT DES FACTEURS DE BRUIT
요약서:
(EN) The disclosure provides a system for and a method of determining a bit allocation that includes re-computing the bit allocation should the bit error rate exceed a targeted bit error rate tolerance value. In one example, the method incorporates an iterative process of measuring the signal-to-noise and signal-to-noise-plus-interference ratios and re-computing the bit allocation from this new information, without duplicating data in data packets and with non-interleaving data within data packets. In one implementation, a modem employs the method and can apply various modulating schemes to the data packets being transmitted. In another implementation, the method can be executed within a computer software product that directs the operation of a computing device.
(FR) L'invention concerne un système et un procédé de détermination d'une attribution de bits qui comprend le recalcul de l'attribution de bits si le taux d'erreur binaire dépasse une valeur de tolérance de taux d'erreur binaire ciblée. Selon un exemple, le procédé incorpore un processus itératif consistant à mesurer les rapports signal sur bruit et signal sur bruit plus interférence et à recalculer l'attribution de bits à partir de ces nouvelles informations, sans dupliquer des données dans des paquets de données et avec des données non entrelacées dans des paquets de données. Selon un mode de réalisation, un modem utilise le procédé et peut appliquer divers schémas de modulation aux paquets de données qui sont transmis. Selon un autre mode de réalisation, le procédé peut être exécuté dans un produit logiciel informatique qui dirige le fonctionnement d'un dispositif informatique.
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)