이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019046716) POINTER-SIZE CONTROLLED INSTRUCTION PROCESSING
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/046716 국제출원번호: PCT/US2018/049089
공개일: 07.03.2019 국제출원일: 31.08.2018
IPC:
G06F 9/30 (2006.01)
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
9
프로그램제어를 위한 장치, 예. 제어장치
06
프로그램 기억방식을 사용하는 것, 즉 프로그램을 수신하고 보지하는 처리장치의 내부기억장치를 사용하는 것
30
기계어 명령을 실행하기 위한 배치, 예. 명령디코더
출원인:
MIPS TECH, LLC [US/US]; 3201 Scott Blvd. Santa Clara, CA 95054, US
발명자:
ROBINSON, James, Hippisley; US
TAYLOR, Morgyn; US
대리인:
ADAMS, R., Dean; US
우선권 정보:
62/552,84131.08.2017US
발명의 명칭: (EN) POINTER-SIZE CONTROLLED INSTRUCTION PROCESSING
(FR) TRAITEMENT D'INSTRUCTIONS COMMANDÉ PAR TAILLE DE POINTEUR
요약서:
(EN) Instruction set architectures (ISAs) and apparatus and methods related thereto comprise a variable length instruction set that includes one or more pointer-size controlled memory access instructions of a smaller length (e.g. 16 bits) wherein the size of the data accessed by such an instruction is dynamically determined based on the size of the pointer. Specifically, when a pointer-size controlled memory access instruction is received at a decode unit, the decode unit outputs one or more control signals to cause an execution unit to perform a memory access of a first size (e.g. 32 bits) when the pointer size is the first size (e.g. 32 bits), and output one or more control signals to cause the execution unit to perform a memory access of a second size (e.g. 64 bits) when the pointer size is the second size (e.g. 64 bits).
(FR) Des architectures d'ensembles d'instructions (ISA), ainsi qu’un appareil et des procédés associés à celles-ci, comprennent un ensemble d'instructions de longueur variable comportant une ou plusieurs instructions d'accès mémoire commandées par taille de pointeur d'une longueur inférieure (par exemple, 16 bits), la taille des données accessibles par une telle instruction étant déterminée de manière dynamique d’après la taille du pointeur. En particulier, lorsqu'une instruction d'accès mémoire commandée par taille de pointeur est reçue dans une unité de décodage, l'unité de décodage génère un ou plusieurs signaux de commande pour amener une unité d'exécution à effectuer un accès mémoire d'une première taille (par exemple, 32 bits) lorsque la taille du pointeur est la première taille (par exemple, 32 bits) et génère un ou plusieurs signaux de commande pour amener l'unité d'exécution à effectuer un accès mémoire d'une seconde taille (par exemple, 64 bits) lorsque la taille du pointeur est la seconde taille (par exemple, 64 bits).
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)