이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019046048) MANAGED MULTIPLE DIE MEMORY QOS
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/046048 국제출원번호: PCT/US2018/047347
공개일: 07.03.2019 국제출원일: 21.08.2018
IPC:
G06F 3/06 (2006.01)
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
3
컴퓨터로 처리할 수 있는 형식으로 전송된 데이터를 변환하는 입력기구; 처리장치로부터 출력장치로 데이터를 전송하기 위한 출력기구, 예. 인터페이스 기구
06
기록매체로부터의 디지털입력 또는 기록매체에의 디지털출력을 위한 것
출원인:
MICRON TECHNOLOGY, INC. [US/US]; 8000 So. Federal Way Boise, Idaho 83716-9632, US
발명자:
JEAN, Sebastien Andre; US
대리인:
PERDOK, Monique M. / U.S. Reg. No. 42,989; US
ARORA, Suneel; US
BEEKMAN, Marvin L.; US
BLACK, David W.; US
SCHEER, Bradley W.; US
우선권 정보:
15/692,22531.08.2017US
발명의 명칭: (EN) MANAGED MULTIPLE DIE MEMORY QOS
(FR) QOS DE MÉMOIRE À PUCES MULTIPLES GÉRÉE
요약서:
(EN) Devices and techniques for implementing quality-of-service (QoS) parameters in a managed memory device having a number of memory dies are disclosed herein. A memory controller can receive instructions from a host device, determine an initial priority for each instruction using QoS parameters, and allocate the received instructions to the number of memory dies using the initial priority. The memory controller can maintain separate schedules for each of the number or memory dies, update the initial priority for each instruction with the separate schedules, and maintain each of the separate schedules using the updated priority for each instruction in the respective separate schedule.
(FR) L'invention concerne des dispositifs et des techniques pour mettre en œuvre des paramètres de qualité de service (QoS) dans un dispositif à mémoire gérée comprenant un certain nombre de puces de mémoire. Un contrôleur de mémoire peut recevoir des instructions de la part d'un dispositif hôte, déterminer une priorité initiale pour chaque instruction en utilisant des paramètres de QoS et attribuer les instructions reçues au nombre de puces de mémoire en utilisant la priorité initiale. Le contrôleur de mémoire peut maintenir des programmes séparés pour chacun du nombre donné de puces de mémoire, mettre à jour la priorité initiale pour chaque instruction avec les programmes séparés et maintenir chacun des programmes séparés en utilisant la priorité mise à jour pour chaque instruction dans le programme séparé respectif.
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)