이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019045794) COMMAND SIGNAL CLOCK GATING
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/045794 국제출원번호: PCT/US2018/029139
공개일: 07.03.2019 국제출원일: 24.04.2018
IPC:
G11C 7/22 (2006.01) ,G11C 7/10 (2006.01) ,G06F 1/10 (2006.01)
G SECTION G — 물리학
11
정보저장
C
정적기억
7
디지털 기억장치에 정보를 써넣거나 또는 디지털 기억장치로부터 정보를 판독하는 장치
22
읽기-쓰기(R-W) 타이밍 혹은 클럭킹 회로, 읽기-쓰기(R-W) 제어신호 발생기 혹은 관리
G SECTION G — 물리학
11
정보저장
C
정적기억
7
디지털 기억장치에 정보를 써넣거나 또는 디지털 기억장치로부터 정보를 판독하는 장치
10
입력/출력 데이터 인터페이스 장치, 예. I/O 데이터 제어 회로, I/O 데이터 버퍼 회로
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
1
그룹 G06F 3/00 ~ G06F 13/00 및 G06F 21/00 에 포함되지 않는 세부
04
클럭신호 또는 이로부터 직접 파생된 신호의 발생 또는 분배
10
클럭신호의 분배
출원인:
MICRON TECHNOLOGY, INC [US/US]; 8000 South Federal Way Boise, Idaho 83707, US
발명자:
GAJAPATHY, Parthasarathy; US
대리인:
MANWARE, Robert A.; US
FLETCHER, Michael G.; US
YODER, Patrick S.; US
POWELL, W. Allen; US
RARIDEN, John M.; US
SWANSON, Tait R.; US
BAKKER, Jila; US
SINCLAIR, JR., Steven J.; US
OSTERHAUS, Matthew G.; US
DOOLEY, Matthew C.; US
HENWOOD, Matthew C.; US
KANTOR, Andrew L.; US
WIMMER, Lance G.; US
BELLAH, Sean J.; US
THOMAS, Jim; US
CORLEY, David; US
우선권 정보:
15/693,19431.08.2017US
발명의 명칭: (EN) COMMAND SIGNAL CLOCK GATING
(FR) DÉCLENCHEMENT D'HORLOGE DE SIGNAL DE COMMANDE
요약서:
(EN) A semiconductor device includes a clock gating tree comprising a first clock gating stage and a second clock gating stage. The first clock gating stage is configured to receive an activate detection signal and to activate clocking events in the second clock gating stage in response to the activate detection signal. The clocking events are not activated in the absence of the activate detection signal.
(FR) L'invention concerne un dispositif à semi-conducteur qui comprend un arbre de déclenchement d'horloge comprenant un premier étage de déclenchement d'horloge et un second étage de déclenchement d'horloge. Le premier étage de déclenchement d'horloge est configuré pour recevoir un signal de détection d'activation et pour activer des événements de synchronisation dans le second étage de déclenchement d'horloge en réponse au signal de détection d'activation. Les événements de synchronisation ne sont pas activés en l'absence du signal de détection d'activation.
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)