이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019042052) SEMICONDUCTOR DEVICE
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/042052 국제출원번호: PCT/CN2018/097167
공개일: 07.03.2019 국제출원일: 26.07.2018
IPC:
H01L 29/73 (2006.01) ,H01L 29/739 (2006.01)
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
29
정류, 증폭, 발진 또는 스위칭에 특별히 적용되는 반도체 장치이며, 적어도 1개의 전위 장벽 또는 표면 장벽을 가지는 것; 적어도 1개의 전위 장벽 또는 표면 장벽(예. PN접합 공핍층 또는 캐리어 집중층)을 가지는 캐패시터 또는 저항; 반도체 본체 또는 전극의 세부
66
반도체장치의 형(types)
68
정류, 증폭 또는 스위칭 되는 전류가 흐르지 않는 하나의 전극에 단지 전위를 부여하거나, 단지 전류을 제공하는 것만으로 제어되는 것
70
바이폴라(bipolar) 장치
72
트랜지스터형 장치, 즉 적용된 제어신호에 연속적으로 응답가능한 것
73
바이폴라 접합트랜지스터(BJT)
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
29
정류, 증폭, 발진 또는 스위칭에 특별히 적용되는 반도체 장치이며, 적어도 1개의 전위 장벽 또는 표면 장벽을 가지는 것; 적어도 1개의 전위 장벽 또는 표면 장벽(예. PN접합 공핍층 또는 캐리어 집중층)을 가지는 캐패시터 또는 저항; 반도체 본체 또는 전극의 세부
66
반도체장치의 형(types)
68
정류, 증폭 또는 스위칭 되는 전류가 흐르지 않는 하나의 전극에 단지 전위를 부여하거나, 단지 전류을 제공하는 것만으로 제어되는 것
70
바이폴라(bipolar) 장치
72
트랜지스터형 장치, 즉 적용된 제어신호에 연속적으로 응답가능한 것
739
전계효과에 의한 제어
출원인:
昆仑芯电子科技(深圳)有限公司 KUNLUNCHIP ELECTRONIC TECHNOLOGY (SHENZHEN) CO., LTD. [CN/CN]; 中国广东省深圳市 福田区福保街道菩提路68号金桂大厦A座三楼368B Room 368 B, Floor 3, Block A, Jingui Mansion 68 Puti Road, Fubao Subdistrict, Futian District Shenzhen, Guangdong 518000, CN
발명자:
吕信江 LYU, Xinjiang; CN
대리인:
广州市天河区倪律专利代理事务所(普通合伙) WINGUAN PATENT AND TRADEMARK ATTORNEYS; 中国广东省广州市 天河区思成路23号607 607, 23 Sicheng Road, Tianhe District Guangzhou, Guangdong 510663, CN
우선권 정보:
201710757159.129.08.2017CN
발명의 명칭: (EN) SEMICONDUCTOR DEVICE
(FR) DISPOSITIF À SEMI-CONDUCTEUR
(ZH) 一种半导体器件
요약서:
(EN) A semiconductor device, comprising at least one cell. The structure of any cell comprises: an N-type substrate; at least one first groove unit and at least one second groove unit provided at one side of the N-type substrate; at least one P-type semiconductor region provided at the other side of the N-type substrate, the P-type semiconductor region being an anode region; at least one N-type current-carrier barrier region; and at least one P-type electric field shielding region. The purpose of the present invention is to provide a semiconductor device, which has a novel cell structure to obtain: a large safe operating area; an anti-short circuit capability; a function of eliminating a parasitic thyristor; low gate to collector charge (QGC) to obtain the highest anti-dv/dt capability; enhancement on conductivity modulation at an emitter side to obtain large electric current density and low forward voltage drop; small turn-off loss; and low process complexity.
(FR) L'invention concerne un dispositif à semi-conducteur comprenant au moins une cellule. La structure de n'importe quelle cellule comprend : un substrat de type N ; au moins une première unité de rainure et au moins une seconde unité de rainure disposées sur un côté du substrat de type N ; au moins une région semi-conductrice de type P disposée sur l'autre côté du substrat de type N, la région semi-conductrice de type P étant une région d'anode ; au moins une région de barrière de porteur de courant de type N ; et au moins une région de blindage de champ électrique de type P. Le but de la présente invention est de fournir un dispositif à semi-conducteur, qui a une nouvelle structure de cellule pour obtenir : une grande zone de fonctionnement sûre ; une capacité anti court-circuit ; une fonction d'élimination d'un thyristor parasite ; une charge grille à collecteur faible (QGC) pour obtenir la capacité anti-dv/dt la plus élevée ; l'amélioration de la modulation de conductivité au niveau d'un côté émetteur pour obtenir une grande densité de courant électrique et une faible chute de tension directe ; une faible perte de mise hors service ; et une faible complexité de traitement.
(ZH) 一种半导体器件,包括至少一个元胞,且任意一个元胞的结构包括:N型基底;在N型基底的一侧包含至少一个第一槽单元和至少一个第二槽单元;在N型基底的另一侧包含至少一个P型半导体区,P型半导体区称为阳极区;至少一个N型载流子势垒区;至少一个P型电场屏蔽区。本发明的目的在于提出一种半导体器件,该半导体器件具有新型的元胞结构,以获得:大的安全工作区;抗短路能力;消除寄生晶闸管的作用;低栅-集电极电荷(QGC)以获得最大的抗dv/dt能力;增加发射极侧电导调制,以获得较大的电流密度和极低的导通压降;较小的关断损耗;较低的工艺复杂性。
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 중국어 (ZH)
출원언어: 중국어 (ZH)