이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2019024906) LDMOS COMPONENT, MANUFACTURING METHOD THEREFOR, AND ELECTRONIC DEVICE
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2019/024906 국제출원번호: PCT/CN2018/098447
공개일: 07.02.2019 국제출원일: 03.08.2018
IPC:
H01L 29/78 (2006.01) ,H01L 21/336 (2006.01)
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
29
정류, 증폭, 발진 또는 스위칭에 특별히 적용되는 반도체 장치이며, 적어도 1개의 전위 장벽 또는 표면 장벽을 가지는 것; 적어도 1개의 전위 장벽 또는 표면 장벽(예. PN접합 공핍층 또는 캐리어 집중층)을 가지는 캐패시터 또는 저항; 반도체 본체 또는 전극의 세부
66
반도체장치의 형(types)
68
정류, 증폭 또는 스위칭 되는 전류가 흐르지 않는 하나의 전극에 단지 전위를 부여하거나, 단지 전류을 제공하는 것만으로 제어되는 것
76
유니폴라(unipolar) 장치
772
전계 효과 트랜지스터
78
절연된 게이트에 의해 발생되는 전계효과를 갖는 것
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
21
반도체 장치 또는 고체 장치 또는 그러한 부품의 제조 또는 처리에 특별히 적용되는 방법 또는 장비
02
반도체장치 또는 그 부품의 제조나 처리
04
적어도 하나의 전위장벽 또는 표면장벽(예. PN접합, 공핍층, 캐리어 밀집층)을 갖는 장치
18
불순물(예, 도우핑 물질)을 포함하고 있거나 포함하지 않는 주기율표 제4족의 원소 또는 Ⅲ-Ⅴ족 화합물로 구성된 반도체본체를 갖는 장치
334
유니폴라(unipolar)형 장치를 제조하기 위한 다단계공정
335
전계효과 트랜지스터(FET)
336
절연게이트를 갖는 것
출원인:
无锡华润上华科技有限公司 CSMC TECHNOLOGIES FAB2 CO., LTD. [CN/CN]; 中国江苏省无锡市 新区新洲路8号 No. 8 Xinzhou Road, New District Wuxi, Jiangsu 214028, CN
발명자:
金华俊 JIN, Huajun; CN
孙贵鹏 SUN, Guipeng; CN
金宏峰 JIN, Hongfeng; CN
대리인:
广州华进联合专利商标代理有限公司 ADVANCE CHINA IP LAW OFFICE; 中国广东省广州市天河区珠江东路6号4501房 (部位:自编01-03和08-12单元)(仅限办公用途) Room 4501, No. 6 Zhujiang East Road, Tianhe District, Guangzhou Guangdong 510623, CN
우선권 정보:
201710660988.804.08.2017CN
발명의 명칭: (EN) LDMOS COMPONENT, MANUFACTURING METHOD THEREFOR, AND ELECTRONIC DEVICE
(FR) COMPOSANT LDMOS, SON PROCÉDÉ DE FABRICATION ET DISPOSITIF ÉLECTRONIQUE
(ZH) 一种LDMOS器件及其制造方法和电子装置
요약서:
(EN) Provided in the present invention are an LDMOS component, a manufacturing method therefor, and an electronic device, comprising: a semiconductor substrate (100); a drift area (101) provided in the semiconductor substrate; a gate electrode structure (103) provided on a part of the surface of the semiconductor substrate and covers a part of the surface of the drift area; a source electrode (1052) and a drain electrode (1051) respectively provided in the semiconductor substrate on either side of the gate electrode structure, where the drain electrode is provided in the drift area and is separated from the gate electrode structure; a metal silicide barrier layer (106) covering the surface of at least a part of the semiconductor substrate between the gate electrode structure and the drain electrode; and a first contact hole (1081) provided on the surface of at least a part of the metal silicide barrier layer.
(FR) La présente invention concerne un composant LDMOS, son procédé de fabrication, et un dispositif électronique, comprenant : un substrat semi-conducteur (100) ; une zone de dérive (101) disposée dans le substrat semi-conducteur ; une structure d'électrode de grille (103) disposée sur une partie de la surface du substrat semi-conducteur et recouvrant une partie de la surface de la zone de dérive ; une électrode de source (1052) et une électrode de drain (1051) disposées respectivement dans le substrat semi-conducteur de chaque côté de la structure d'électrode de grille, l'électrode de drain étant disposée dans la zone de dérive et étant séparée de la structure d'électrode de grille; une couche barrière en siliciure métallique (106) recouvrant la surface d'au moins une partie du substrat semi-conducteur entre la structure d'électrode de grille et l'électrode de drain; et un premier trou de contact (1081) disposé sur la surface d'au moins une partie de la couche barrière en siliciure métallique.
(ZH) 本发明提供一种LDMOS器件及其制造方法和电子装置,包括:半导体衬底(100);漂移区(101),设置在半导体衬底中;栅极结构(103),设置在半导体衬底的部分表面上,并覆盖部分漂移区的表面;源极(1052)和漏极(1051),分别设置在栅极结构两侧的半导体衬底中,其中,漏极设置在漂移区内并与栅极结构之间存在间隔;金属硅化物阻挡层(106),覆盖栅极结构和漏极之间的至少部分半导体衬底的表面;第一接触孔(1081),设置在至少部分金属硅化物阻挡层的表面上。
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 중국어 (ZH)
출원언어: 중국어 (ZH)