이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2018226505) ERROR CORRECTION CALCULATION UPON SERIAL BUS ABORT
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2018/226505 국제출원번호: PCT/US2018/035411
공개일: 13.12.2018 국제출원일: 31.05.2018
IPC:
G06F 11/10 (2006.01)
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
11
에러 검출; 에러 정정; 감시
07
결함의 발생에 응답하는 것에 관한 것, 예 결함 허용(fault tolerance)
08
데이터의 표현형태에 용장성(redundancy)을 갖게 하는 것에 의한 에러 검출 또는 정정, 예. 검사코드를 사용함에 의한 에러검출 또는 에러 정정
10
부호화된 정보에 특별한 비트(bits) 또는 기호를 부가한 것, 예. 패리티 검사(parity check), 9나 11의 캐스팅 아웃(casting out)
출원인:
QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714, US
발명자:
GRAIF, Sharon; US
BEN-CHEN, Tomer, Rafael; US
TOBIA, Samer; US
대리인:
LOZA, Julio; US
우선권 정보:
15/992,70130.05.2018US
62/517,69609.06.2017US
발명의 명칭: (EN) ERROR CORRECTION CALCULATION UPON SERIAL BUS ABORT
(FR) CALCUL DE CORRECTION D'ERREUR LORS D'UN ABANDON DE BUS SÉRIE
요약서:
(EN) Systems, methods, and apparatus are described that enable communication of signals over a serial data bus. A method performed at a transmitter/sender device coupled to the serial data bus includes determining at a transmitter on the serial data bus a condition whereby a receiver in communication with the transmitter on the serial data bus is initiating a termination of data transfer between the transmitter and the receiver. The method further includes calculating an error check word in the transmitter simultaneous with data transfer from the transmitter to the receiver, and temporarily taking control of the serial bus with the transmitter after initiation of the termination of data transfer and transmitting the calculated error check word to the receiver.
(FR) La présente invention concerne des systèmes, des procédés et un appareil permettant une communication de signaux sur un bus de données en série. Un procédé mis en œuvre au niveau d'un dispositif émetteur/envoyeur couplé au bus de données en série consiste à déterminer, au niveau d'un émetteur sur le bus de données en série, une condition selon laquelle un récepteur en communication avec l'émetteur sur le bus de données en série déclenche une fin de transfert de données entre l'émetteur et le récepteur. Le procédé comprend en outre le calcul d'un mot de contrôle d'erreur dans l'émetteur simultanément avec un transfert de données de l'émetteur au récepteur, la prise de commande temporaire du bus en série à l'aide de l'émetteur après le déclenchement de la fin du transfert de données et la transmission du mot de contrôle d'erreur calculé au récepteur.
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)