이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2018226299) SCHEDULER FOR AMP ARCHITECTURE USING A CLOSED LOOP PERFORMANCE AND THERMAL CONTROLLER
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2018/226299 국제출원번호: PCT/US2018/024807
공개일: 13.12.2018 국제출원일: 28.03.2018
국제예비심사 청구일: 02.10.2018
IPC:
G06F 1/32 (2006.01)
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
1
그룹 G06F 3/00 ~ G06F 13/00 및 G06F 21/00 에 포함되지 않는 세부
26
전력공급수단, 예. 전원의 안정화
32
전력절약을 위한 수단
출원인:
APPLE INC. [US/US]; One Apple Park Way Cupertino, California 95014, US
발명자:
ANDRUS, Jeremy, C.; US
DORSEY, John, G.; US
MAGEE, James, M.; US
CHIMENE, Daniel, A.; US
DE LA CROPTE DE CHANTERAC, Cyril; US
HINCH, Bryan, R.; US
VENKATARAMAN, Aditya; US
DOROFEEV, Andrei; US
GAMBLE, Nigel, R.; US
BLAINE, Russell, A.; US
PISTOL, Constantin; US
ISMAIL, James, S.; US
대리인:
HAMILTON, Howard, S.; US
우선권 정보:
15/870,76012.01.2018US
62/514,93004.06.2017US
발명의 명칭: (EN) SCHEDULER FOR AMP ARCHITECTURE USING A CLOSED LOOP PERFORMANCE AND THERMAL CONTROLLER
(FR) ORDONNANCEUR POUR ARCHITECTURE AMP UTILISANT UN DISPOSITIF DE COMMANDE DE PERFORMANCES ET THERMIQUE EN BOUCLE FERMÉE
요약서:
(EN) Systems and methods are disclosed for scheduling threads on a processor that has at least two different core types, such as an asymmetric multiprocessing system. Each core type can run at a plurality of selectable voltage and frequency scaling (DVFS) states. Threads from a plurality of processes can be grouped into thread groups. Execution metrics are accumulated for threads of a thread group and fed into a plurality of tunable controllers for the thread group. A closed loop performance control (CLPC) system determines a control effort for the thread group and maps the control effort to a recommended core type and DVFS state. A closed loop thermal and power management system can limit the control effort determined by the CLPC for a thread group, and limit the power, core type, and DVFS states for the system. Deferred interrupts can be used to increase performance.
(FR) L'invention concerne des systèmes et des procédés d'ordonnancement de fils sur un processeur qui comprend au moins deux types de cœur différents, tel qu'un système de multitraitement asymétrique (AMP). Chaque type de cœur peut fonctionner dans une pluralité d'états d'ajustement dynamique de tension et de fréquence (DVFS). Des fils issus d'une pluralité de processus peuvent être regroupés en groupes de fils. Des métriques d'exécution sont accumulées pour des fils d'un groupe de fils et introduites dans une pluralité de dispositifs de commande accordables pour le groupe de fils. Un système de commande de performances en boucle fermée (CLPC) détermine un effort de commande pour le groupe de fils et fait correspondre l'effort de commande à un type de cœur et à un état DVFS recommandés. Un système de gestion thermique et de puissance en boucle fermée peut limiter l'effort de commande déterminé par le CLPC pour un groupe de fils, et limiter la puissance, le type de cœur et les états DVFS pour le système. Des interruptions différées peuvent être utilisées pour augmenter les performances.
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)