이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2018181264) ACTIVE MATRIX SUBSTRATE AND DISPLAY DEVICE HAVING SAME
국제사무국에 기록된 최신 서지정보정보 제출

공개번호: WO/2018/181264 국제출원번호: PCT/JP2018/012334
공개일: 04.10.2018 국제출원일: 27.03.2018
IPC:
G02F 1/1368 (2006.01) ,G09F 9/30 (2006.01) ,G09G 3/20 (2006.01) ,G09G 3/36 (2006.01) ,H01L 29/786 (2006.01)
G SECTION G — 물리학
02
광학
F
광의 강도, 색, 위상, 편광 또는 방향의 제어를 위한 장치 또는 배치, 예. 스위칭, 게이팅, 변조 또는 복조, 의 매체의 광학적성질이 변화에 의하여 광학적 작용이 변화하는 장치 또는 배치; 그와 같은 동작을 위한 기술 또는 처리; 주파수변환; 비선형 광학; 광학적 논리소자; 광학적 아날로그/디지털 변환기
1
독립된 광원으로부터 도달한 광의 강도, 색, 위상, 편광 또는 방향의 제어를 위한 장치 또는 배치, 예. 스위칭, 게이팅 또는 변조 비선형 광학
01
강도, 위상, 편광 또는 색의 제어를 위한 것
13
액정에 기초한 것, 예. 하나의 액정 표시 셀
133
구조배치 ; 액정셀의 작동 ; 회로배치
136
반도체층 또는 기판과 구조적으로 결합된 액정셀, 예. 집적회로의 일부를 구성하는 셀
1362
능동매트릭스 어드레스 셀(active matrix addressed cells)
1368
스위칭 소자가 3단자 장치인 것
G SECTION G — 물리학
09
교육; 암호방법; 전시; 광고; 봉인
F
표시; 광고; 사인; 라벨 또는 명찰; 시일
9
정보가 개별소자의 선택 또는 조합에 의하여 지지체상에 형성되는 가변정보용의 표시장치
30
필요한 문자가 개개요소를 조합하는 것에 의하여 형성되는 것
G SECTION G — 물리학
09
교육; 암호방법; 전시; 광고; 봉인
G
정적수단을 사용하여 가변정보를 표시하는 표시장치의 제어를 위한 장치 또는 회로
3
음극선관 이외의 가시적 표시기를 위한 제어장치 또는 회로
20
매트릭스상으로 배치된 개개의 요소의 조합에 의해 그 집합을 구성함으로써 다수의 문자의 집합, 예. 1면을 표시하기 위한 것
G SECTION G — 물리학
09
교육; 암호방법; 전시; 광고; 봉인
G
정적수단을 사용하여 가변정보를 표시하는 표시장치의 제어를 위한 장치 또는 회로
3
음극선관 이외의 가시적 표시기를 위한 제어장치 또는 회로
20
매트릭스상으로 배치된 개개의 요소의 조합에 의해 그 집합을 구성함으로써 다수의 문자의 집합, 예. 1면을 표시하기 위한 것
34
독립의 광원으로부터 광을 제어하는 것
36
액정을 사용하는 것
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
29
정류, 증폭, 발진 또는 스위칭에 특별히 적용되는 반도체 장치이며, 적어도 1개의 전위 장벽 또는 표면 장벽을 가지는 것; 적어도 1개의 전위 장벽 또는 표면 장벽(예. PN접합 공핍층 또는 캐리어 집중층)을 가지는 캐패시터 또는 저항; 반도체 본체 또는 전극의 세부
66
반도체장치의 형(types)
68
정류, 증폭 또는 스위칭 되는 전류가 흐르지 않는 하나의 전극에 단지 전위를 부여하거나, 단지 전류을 제공하는 것만으로 제어되는 것
76
유니폴라(unipolar) 장치
772
전계 효과 트랜지스터
78
절연된 게이트에 의해 발생되는 전계효과를 갖는 것
786
박막트랜지스터(thin-film transistors)
출원인:
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 大阪府堺市堺区匠町1番地 1 Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
발명자:
西山 隆之 NISHIYAMA Takayuki; --
米林 諒 YONEBAYASHI Ryo; --
田中 耕平 TANAKA Kohhei; --
대리인:
川上 桂子 KAWAKAMI Keiko; JP
松山 隆夫 MATSUYAMA Takao; JP
우선권 정보:
2017-06446029.03.2017JP
발명의 명칭: (EN) ACTIVE MATRIX SUBSTRATE AND DISPLAY DEVICE HAVING SAME
(FR) SUBSTRAT MATRICIEL ACTIF ET DISPOSITIF D'AFFICHAGE LE COMPRENANT
(JA) アクティブマトリクス基板、及びそれを備えた表示装置
요약서:
(EN) Provided is a technique making it possible to easily arrange a driving circuit for driving a gate line in a pixel and reduce display defects in the form of vertical stripes. This active matrix substrate includes a pixel electrode 141 and a pixel switching element 10 connected to a gate line 13, a source line 15, and the pixel electrode 141 in each pixel PIX. A driving circuit element 110 of a driving circuit for driving the gate line 13 is arranged in a light shielding region BM of some of the pixels PIX in a display region. An interval between the pixel switching elements 10 in a row of the pixels where the driving circuit element 110 is arranged is not uniform, and the drains of the pixel switching elements 10 in the same row are in the same direction with respect to the source lines connected thereto.
(FR) L'invention concerne une technique permettant d'agencer facilement un circuit d'attaque pour l'attaque d'une ligne de grille dans un pixel et pour la réduction des défauts d'affichage sous la forme de bandes verticales. Ledit substrat matriciel actif comprend une électrode (141) de pixel et un élément de commutation (10) de pixels connecté à une ligne de grille (13), à une ligne de source (15) et à l'électrode (141) de pixel dans chaque pixel PIX. Un élément (110) de circuit d'attaque d'un circuit d'attaque pour l'attaque de la ligne de grille (13) est agencé dans une région de protection contre la lumière BM de certains des pixels PIX dans une région d'affichage. Un intervalle entre les éléments de commutation (10) de pixels dans une rangée des pixels où l'élément (110) de circuit d'attaque est agencé, n'est pas uniforme et les drains des éléments de commutation (10) de pixels dans la même rangée sont dans la même direction par rapport aux lignes de source qui y sont connectées.
(JA) ゲート線を駆動する駆動回路を画素内に配置しやすく、且つ縦縞状の表示不良を軽減し得る技術を提供する。アクティブマトリクス基板は、画素PIXに、画素電極141と、ゲート線13とソース線15と画素電極141とに接続された画素用スイッチング素子10とを備える。ゲート線13を駆動する駆動回路の駆動回路用素子110は、表示領域における一部の画素PIXの遮光領域BMに配置される。駆動回路用素子110の設置画素の行における画素用スイッチング素子10の間隔は均一でなく、同じ行の画素用スイッチング素子10のドレインは、接続されるソース線に対して同じ方向にある。
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
아프리카 지식재산권기구(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 일본어 (JA)
출원언어: 일본어 (JA)