국제 및 국내 특허문헌 검색
이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2018180842) TFT SUBSTRATE, TFT SUBSTRATE PRODUCTION METHOD, AND DISPLAY DEVICE
국제사무국에 기록된 최신 서지정보정보 제출

공개번호: WO/2018/180842 국제출원번호: PCT/JP2018/011294
공개일: 04.10.2018 국제출원일: 22.03.2018
IPC:
G09F 9/30 (2006.01) ,G02F 1/1343 (2006.01) ,G02F 1/1368 (2006.01) ,H01L 27/32 (2006.01) ,H01L 29/786 (2006.01) ,H01L 51/50 (2006.01) ,H05B 33/02 (2006.01)
G SECTION G — 물리학
09
교육; 암호방법; 전시; 광고; 봉인
F
표시; 광고; 사인; 라벨 또는 명찰; 시일
9
정보가 개별소자의 선택 또는 조합에 의하여 지지체상에 형성되는 가변정보용의 표시장치
30
필요한 문자가 개개요소를 조합하는 것에 의하여 형성되는 것
G SECTION G — 물리학
02
광학
F
광의 강도, 색, 위상, 편광 또는 방향의 제어를 위한 장치 또는 배치, 예. 스위칭, 게이팅, 변조 또는 복조, 의 매체의 광학적성질이 변화에 의하여 광학적 작용이 변화하는 장치 또는 배치; 그와 같은 동작을 위한 기술 또는 처리; 주파수변환; 비선형 광학; 광학적 논리소자; 광학적 아날로그/디지털 변환기
1
독립된 광원으로부터 도달한 광의 강도, 색, 위상, 편광 또는 방향의 제어를 위한 장치 또는 배치, 예. 스위칭, 게이팅 또는 변조 비선형 광학
01
강도, 위상, 편광 또는 색의 제어를 위한 것
13
액정에 기초한 것, 예. 하나의 액정 표시 셀
133
구조배치 ; 액정셀의 작동 ; 회로배치
1333
구조배치
1343
전극
G SECTION G — 물리학
02
광학
F
광의 강도, 색, 위상, 편광 또는 방향의 제어를 위한 장치 또는 배치, 예. 스위칭, 게이팅, 변조 또는 복조, 의 매체의 광학적성질이 변화에 의하여 광학적 작용이 변화하는 장치 또는 배치; 그와 같은 동작을 위한 기술 또는 처리; 주파수변환; 비선형 광학; 광학적 논리소자; 광학적 아날로그/디지털 변환기
1
독립된 광원으로부터 도달한 광의 강도, 색, 위상, 편광 또는 방향의 제어를 위한 장치 또는 배치, 예. 스위칭, 게이팅 또는 변조 비선형 광학
01
강도, 위상, 편광 또는 색의 제어를 위한 것
13
액정에 기초한 것, 예. 하나의 액정 표시 셀
133
구조배치 ; 액정셀의 작동 ; 회로배치
136
반도체층 또는 기판과 구조적으로 결합된 액정셀, 예. 집적회로의 일부를 구성하는 셀
1362
능동매트릭스 어드레스 셀(active matrix addressed cells)
1368
스위칭 소자가 3단자 장치인 것
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
27
하나의 공통기판내 또는 기판상에 형성된 복수의 반도체구성부품 또는 기타 고체구성부품으로 구성된 장치
28
능동 부분으로서 유기 재료를 이용하거나 능동 부분으로서 유기 재료와 다른 재료와의 조합을 이용하는 구성부품을 포함하는 것
32
광방출에 특별히 적용되는 구성부품을 가지는 것, 예.유기 발광 다이오드를 사용한 플랫 패널 디스플레이
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
29
정류, 증폭, 발진 또는 스위칭에 특별히 적용되는 반도체 장치이며, 적어도 1개의 전위 장벽 또는 표면 장벽을 가지는 것; 적어도 1개의 전위 장벽 또는 표면 장벽(예. PN접합 공핍층 또는 캐리어 집중층)을 가지는 캐패시터 또는 저항; 반도체 본체 또는 전극의 세부
66
반도체장치의 형(types)
68
정류, 증폭 또는 스위칭 되는 전류가 흐르지 않는 하나의 전극에 단지 전위를 부여하거나, 단지 전류을 제공하는 것만으로 제어되는 것
76
유니폴라(unipolar) 장치
772
전계 효과 트랜지스터
78
절연된 게이트에 의해 발생되는 전계효과를 갖는 것
786
박막트랜지스터(thin-film transistors)
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
51
능동 부분으로서 유기 재료를 이용하거나 능동 부분으로서 유기 재료와 다른 재료와의 조합을 이용하는 고체 장치; 그들 장치 또는 그 부품의 제조 또는 처리에 특별히 적용되는 방법 또는 장치
50
광방출에 특별히 적용되는 것, 예. 유기 발광 다이오드(OLED) 또는 고분자 발광 다이오드 (PLED)
H SECTION H — 전기
05
달리 분류되지 않는 전기기술
B
전기가열; 달리 분류되지 않는 전기조명
33
전계 발광 광원
02
세부
출원인:
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 大阪府堺市堺区匠町1番地 1, Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
발명자:
岡部 達 OKABE, Tohru; --
錦 博彦 NISHIKI, Hirohiko; --
家根田 剛士 YANEDA, Takeshi; --
대리인:
特許業務法人HARAKENZO WORLD PATENT & TRADEMARK HARAKENZO WORLD PATENT & TRADEMARK; 大阪府大阪市北区天神橋2丁目北2番6号 大和南森町ビル Daiwa Minamimorimachi Building, 2-6, Tenjinbashi 2-chome Kita, Kita-ku, Osaka-shi, Osaka 5300041, JP
우선권 정보:
2017-06535529.03.2017JP
발명의 명칭: (EN) TFT SUBSTRATE, TFT SUBSTRATE PRODUCTION METHOD, AND DISPLAY DEVICE
(FR) SUBSTRAT TFT, PROCÉDÉ DE PRODUCTION DE SUBSTRAT TFT, ET DISPOSITIF D'AFFICHAGE
(JA) TFT基板、TFT基板の製造方法、表示装置
요약서:
(EN) The present invention achieves stable connection, in a TFT substrate including a semiconductor film in each of a lower layer part and an upper layer part thereof, between a conductor in the lower layer part and a conductor in the upper layer part. The substrate is provided thereon with: a first semiconductor film (6) that functions as a channel for TFT; a first conductor (M1) that is disposed in a layer above the first semiconductor film; an interlayer insulating film (18) that is disposed in a layer above the first conductor; a second semiconductor film (26) that is disposed in a layer above the interlayer insulating film; a second conductor (J2) that is disposed in a layer above the second semiconductor film; an organic insulating film (32) that is disposed in a layer above the second conductor; a third conductor (M3) that is disposed in a layer above the organic insulating film; and a contact hole (CH) that extends through a through-hole (H32) in the organic insulating film and a through-hole (H18) in the interlayer insulating film and reaches the first conductor, wherein the second conductor (J2) and the third conductor (M3) are formed so as to overlap the opening plane (K) of the contact hole, and the third conductor (M3) is in contact with the first conductor (M1) and the second conductor (J2).
(FR) La présente invention réalise une connexion stable, dans un substrat TFT comprenant un film semi-conducteur dans une partie de couche inférieure et une partie de couche supérieure de ce dernier, entre un conducteur dans la partie de couche inférieure et un conducteur dans la partie de couche supérieure. Le substrat est pourvu : d'un premier film semi-conducteur (6) qui fonctionne comme un canal pour TFT ; d'un premier conducteur (M1) qui est disposé dans une couche au-dessus du premier film semi-conducteur ; un film isolant intercouche (18) qui est disposé dans une couche au-dessus du premier conducteur ; un second film semi-conducteur (26) qui est disposé dans une couche au-dessus du film isolant intercouche ; un second conducteur (J2) qui est disposé dans une couche au-dessus du second film semi-conducteur ; un film isolant organique (32) qui est disposé dans une couche au-dessus du second conducteur ; un troisième conducteur (M3) qui est disposé dans une couche au-dessus du film isolant organique ; et un trou de contact (CH) qui s'étend à travers un trou traversant (H32) dans le film isolant organique et un trou traversant (H18) dans le film isolant intercouche et qui atteint le premier conducteur, le second conducteur (J2) et le troisième conducteur (M3) étant formés de manière à chevaucher le plan d'ouverture (K) du trou de contact, et le troisième conducteur (M3) est en contact avec le premier conducteur (M1) et le second conducteur (J2).
(JA) 下層部および上層部それぞれに半導体膜を含むTFT基板において、下層部の導電体と上層部の導電体との安定的な接続を図る。基板上に、TFTのチャネルとして機能する第1半導体膜(6)と、第1半導体膜よりも上層の第1導電体(M1)と、第1導電体よりも上層の層間絶縁膜(18)と、層間絶縁膜よりも上層の第2半導体膜(26)と、第2半導体膜よりも上層の第2導電体(J2)と、第2導電体よりも上層の有機絶縁膜(32)と、有機絶縁膜よりも上層の第3導電体(M3)と、有機絶縁膜のスルーホール(H32)および層間絶縁膜のスルーホール(H18)を通って第1導電体に到るコンタクトホール(CH)とを備え、第2導電体(J2)および第3導電体(M3)がコンタクトホールの開口面(K)と重なるように形成され、第3導電体(M3)が第1導電体(M1)および第2導電体(J2)と接触する。
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
아프리카 지식재산권기구(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 일본어 (JA)
출원언어: 일본어 (JA)