이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2018146965) SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE
국제사무국에 기록된 최신 서지정보    정보 제출

공개번호: WO/2018/146965 국제출원번호: PCT/JP2017/046637
공개일: 16.08.2018 국제출원일: 26.12.2017
IPC:
H01L 27/146 (2006.01) ,H01L 21/3205 (2006.01) ,H01L 21/768 (2006.01) ,H01L 21/8234 (2006.01) ,H01L 23/522 (2006.01) ,H01L 27/00 (2006.01) ,H01L 27/088 (2006.01)
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
27
하나의 공통기판내 또는 기판상에 형성된 복수의 반도체구성부품 또는 기타 고체구성부품으로 구성된 장치
14
적외선, 가시광, 단파장의 전자파 또는 입자선 복사에 감응하는 반도체구성부품으로서 이들의 복사선 에너지를 전기적 에너지로 변환하거나 이들의 복사선에 의해 전기적 에너지를 제어하는 것에 특별히 사용되는 것
144
복사선에 의하여 제어되는 장치
146
고체촬상장치(이미지 센서) 구조
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
21
반도체 장치 또는 고체 장치 또는 그러한 부품의 제조 또는 처리에 특별히 적용되는 방법 또는 장비
02
반도체장치 또는 그 부품의 제조나 처리
04
적어도 하나의 전위장벽 또는 표면장벽(예. PN접합, 공핍층, 캐리어 밀집층)을 갖는 장치
18
불순물(예, 도우핑 물질)을 포함하고 있거나 포함하지 않는 주기율표 제4족의 원소 또는 Ⅲ-Ⅴ족 화합물로 구성된 반도체본체를 갖는 장치
30
21/20~ 21/26에 분류되지 않은 방법이나 장비를 사용한 반도체본체의 처리
31
반도체본체상에 절연층 형성. 예. 마스킹용 또는 사진석판기술의 이용에 의한 것; 절연층의 후처리; 절연층에 적합한 물질의 선택
3205
비절연층(예. 도전층 또는 저항층)을 절연층상에 증착; 이들 층의 후처리
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
21
반도체 장치 또는 고체 장치 또는 그러한 부품의 제조 또는 처리에 특별히 적용되는 방법 또는 장비
70
하나의 공통기판상 또는 기판내에 형성된 복수의 고체구성부품 또는 집적회로로 이루어진 장치 그에 대한 특정부품의 제조 또는 처리; 집적회로장치 또는 그에 대한 특정부품의 제조.
71
그룹 H01L21/70에 분류된 장치의 특정부품의 제조
768
하나의 장치와 개별구성부품사이에 전류를 흐르게 하기 위한 상호배선의 적용
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
21
반도체 장치 또는 고체 장치 또는 그러한 부품의 제조 또는 처리에 특별히 적용되는 방법 또는 장비
70
하나의 공통기판상 또는 기판내에 형성된 복수의 고체구성부품 또는 집적회로로 이루어진 장치 그에 대한 특정부품의 제조 또는 처리; 집적회로장치 또는 그에 대한 특정부품의 제조.
77
하나의 공통기판상 혹은 기판내에 형성된 복수의 고체구성부품 또는 집적회로로 이루어진 장치의 제조 또는 처리
78
상기기판을 복수의 개별장치로 분할
82
복수의 구성부품으로 각각 구성된 장치(예. 집적회로)의 생성
822
기판이 실리콘 기술을 이용한 반도체인 것
8232
전계효과 관련 기술
8234
MIS 관련 기술
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
23
반도체 또는 다른 고체장치의 세부
52
동작중의 장치 하나의 구성부품으로부터 다른 구성부품으로 전류를 흐르게 하는 배열
522
반도체본체상에 분리할 수 없는 형태로 이루어진 전도층과 절연층이 다층으로 구성된 외부와의 상호배선을 포함하는 것
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
27
하나의 공통기판내 또는 기판상에 형성된 복수의 반도체구성부품 또는 기타 고체구성부품으로 구성된 장치
H SECTION H — 전기
01
기본적 전기소자
L
반도체 장치; 다른 곳에 속하지 않는 전기적 고체 장치
27
하나의 공통기판내 또는 기판상에 형성된 복수의 반도체구성부품 또는 기타 고체구성부품으로 구성된 장치
02
정류, 발진, 증폭 또는 스위칭에 특별히 적용되는 반도체 구성부품을 포함하고 적어도 하나의 전위 장벽 또는 표면 장벽을 가지는 것; 적어도 하나의 전위 장벽 또는 표면 장벽을 가지는 집적화 된 수동 회로 소자를 포함하는 것
04
기판이 하나의 반도체본체로 되어 있는 것
08
1종류의 반도체구성부품만을 포함하는 것
085
전계효과구성부품만을 포함하는 것
088
구성부품이 절연게이트를 갖는 전계효과 트랜지스터로 되어 있는 것
출원인:
ソニーセミコンダクタソリューションズ株式会社 SONY SEMICONDUCTOR SOLUTIONS CORPORATION [JP/JP]; 神奈川県厚木市旭町四丁目14番1号 4-14-1, Asahi-cho, Atsugi-shi, Kanagawa 2430014, JP
발명자:
天野 茂樹 AMANO, Shigeki; JP
대리인:
亀谷 美明 KAMEYA, Yoshiaki; JP
金本 哲男 KANEMOTO, Tetsuo; JP
萩原 康司 HAGIWARA, Yasushi; JP
우선권 정보:
2017-02185309.02.2017JP
발명의 명칭: (EN) SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE
(FR) DISPOSITIF À SEMICONDUCTEURS ET PROCÉDÉ DE FABRICATION D'UN DISPOSITIF À SEMICONDUCTEURS
(JA) 半導体装置、および半導体装置の製造方法
요약서:
(EN) [Problem] The present invention addresses the problem of providing a semiconductor device wherein a terminal for outputting electrical signals to the outside is further miniaturized, and a method for manufacturing the semiconductor device. [Solution] This semiconductor device is provided with: a first chip, which is formed by laminating a first substrate and a first wiring layer, and which includes a sensor element; a second chip, which is formed by laminating a second substrate and a second wiring layer, and which is bonded to the first chip such that the first wiring layer and the second wiring layer face each other; and at least one through hole via, which is electrically connected to the second wiring layer, and which protrudes from a second chip surface by penetrating the second substrate, said second chip surface being on the reverse side of the surface to which the first chip is laminated.
(FR) Le problème décrit par la présente invention est de fournir un dispositif à semi-conducteurs dans lequel une borne destinée à émettre des signaux électriques vers l'extérieur est en outre miniaturisée, et un procédé de fabrication du dispositif à semi-conducteurs. La solution selon l'invention porte sur un dispositif à semi-conducteurs qui est pourvu : d'une première puce, qui est formée par stratification d'un premier substrat et d'une première couche de câblage, et qui comprend un élément de capteur ; d'une seconde puce, qui est formée par stratification d'un second substrat et d'une seconde couche de câblage, et qui est liée à la première puce de telle sorte que la première couche de câblage et la seconde couche de câblage se font face ; et au moins un trou d'interconnexion traversant, qui est électriquement connecté à la seconde couche de câblage, et qui fait saillie à partir d'une seconde surface de puce en pénétrant dans le second substrat, ladite seconde surface de puce se trouvant sur le côté inverse de la surface sur laquelle la première puce est stratifiée.
(JA) 【課題】外部に電気信号を出力する端子がより微細化された半導体装置、および半導体装置の製造方法を提供する。 【解決手段】第1基板および第1配線層を積層して形成され、センサ素子を含む第1チップと、第2基板および第2配線層を積層して形成され、前記第1配線層および前記第2配線層が互いに対向するように前記第1チップと貼り合わされた第2チップと、前記第2配線層と電気的に接続し、前記第2基板を貫通することで、前記第1チップが積層された面と対向する前記第2チップの面から突出する少なくとも1つ以上のスルーホールビアと、を備える、半導体装置。
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 일본어 (JA)
출원언어: 일본어 (JA)