이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2018003560) ELECTRONIC CONTROL DEVICE
국제사무국에 기록된 최신 서지정보정보 제출

공개번호: WO/2018/003560 국제출원번호: PCT/JP2017/022453
공개일: 04.01.2018 국제출원일: 19.06.2017
IPC:
G06F 11/30 (2006.01) ,G06F 11/07 (2006.01)
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
11
에러 검출; 에러 정정; 감시
30
감시
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
11
에러 검출; 에러 정정; 감시
07
결함의 발생에 응답하는 것에 관한 것, 예 결함 허용(fault tolerance)
출원인:
日立オートモティブシステムズ株式会社 HITACHI AUTOMOTIVE SYSTEMS, LTD. [JP/JP]; 茨城県ひたちなか市高場2520番地 2520, Takaba, Hitachinaka-shi, Ibaraki 3128503, JP
발명자:
松原 正裕 MATSUBARA Masahiro; JP
大野 敦寛 OHNO Atsuhiro; JP
根本 守 NEMOTO Mamoru; JP
대리인:
戸田 裕二 TODA Yuji; JP
우선권 정보:
2016-13039330.06.2016JP
발명의 명칭: (EN) ELECTRONIC CONTROL DEVICE
(FR) DISPOSITIF DE COMMANDE ÉLECTRONIQUE
(JA) 電子制御装置
요약서:
(EN) The present invention prevents the accumulation of error detection delays that arise in the process of control processing in an electronic control device equipped with a plurality of computation devices. This electronic control device is equipped with first through third computation devices. A third computation device monitoring unit activates a second computation device monitoring unit. Upon activation by the third computation device monitoring unit, the second computation device monitoring unit confirms whether or not the first computation device has output an error, and notifies the third computation device of the result.
(FR) La présente invention empêche l'accumulation de retards de détection d'erreur qui surviennent dans le processus de traitement de commande dans un dispositif de commande électronique équipé d'une pluralité de dispositifs de calcul. Le dispositif de commande électronique est équipé de premier à troisième dispositifs de calcul. Une unité de surveillance de troisième dispositif de calcul active une unité de surveillance de deuxième dispositif de calcul. Lors de l'activation par l'unité de surveillance de troisième dispositif de calcul, l'unité de surveillance de deuxième dispositif de calcul confirme si le premier dispositif de calcul a ou non délivré une erreur, et notifie le troisième dispositif de calcul du résultat.
(JA) 本発明は、複数の演算装置を備える電子制御装置において、制御処理の過程で生じるエラー検出の遅れが蓄積することを抑制する。本発明に係る電子制御装置は、第1~第3演算装置を備える。第3演算装置監視部は、第2演算装置監視部を起動する。第2演算装置監視部は、第3演算装置監視部によって起動されると、第1演算装置がエラーを出力したか否かを確認してその結果を第3演算装置に対して通知する。
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
유라시아 특허청(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
아프리카 지식재산권기구(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
공개언어: 일본어 (JA)
출원언어: 일본어 (JA)
또한로 출판 됨:
EP3480700