국제 및 국내 특허문헌 검색
이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (WO2013137860) DYNAMICALLY COMPUTING AN ELECTRICAL DESIGN POINT (EDP) FOR A MULTICORE PROCESSOR
국제사무국에 기록된 최신 서지정보

공개번호: WO/2013/137860 국제출원번호: PCT/US2012/028876
공개일: 19.09.2013 국제출원일: 13.03.2012
IPC:
G06F 1/26 (2006.01) ,G06F 1/32 (2006.01) ,G06F 15/80 (2006.01)
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
1
그룹 G06F 3/00 ~ G06F 13/00 및 G06F 21/00 에 포함되지 않는 세부
26
전력공급수단, 예. 전원의 안정화
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
1
그룹 G06F 3/00 ~ G06F 13/00 및 G06F 21/00 에 포함되지 않는 세부
26
전력공급수단, 예. 전원의 안정화
32
전력절약을 위한 수단
G SECTION G — 물리학
06
산술논리연산; 계산; 계수
F
전기에 의한 디지털 데이터처리
15
디지털 컴퓨터 일반; 데이터 처리 장비 일반
76
프로그램기억식 범용컴퓨터의 아키텍쳐 (Architecture)
80
공통제어기구를 가진 처리장치들의 배열을 포함하는 것, 예. 단일명령 복수데이터 프로세서
출원인:
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95052, US (AllExceptUS)
BHANDARU, Malini K. [US/US]; US (UsOnly)
DEHAEMER, Eric J. [US/US]; US (UsOnly)
SHRALL, Jeremy J. [US/US]; US (UsOnly)
발명자:
BHANDARU, Malini K.; US
DEHAEMER, Eric J.; US
SHRALL, Jeremy J.; US
대리인:
ROZMAN, Mark J.; Trop, Pruner & Hu, P.C. 1616 S. Voss Rd., Ste. 750 Houston, Texas 77057-2631, US
우선권 정보:
발명의 명칭: (EN) DYNAMICALLY COMPUTING AN ELECTRICAL DESIGN POINT (EDP) FOR A MULTICORE PROCESSOR
(FR) CALCUL DYNAMIQUE D'UN POINT DE CONCEPTION ÉLECTRIQUE (EDP) POUR UN PROCESSEUR MULTINOYAU
요약서:
(EN) In one embodiment, a multicore processor includes a controller to dynamically limit a maximum permitted turbo mode frequency of its cores based on a core activity pattern of the cores and power consumption information of a unit power table. In one embodiment, the core activity pattern can indicate, for each core, an activity level and a logic unit state of the corresponding core. Further, the unit power table can be dynamically computed based on a temperature of the processor. Other embodiments are described and claimed.
(FR) Dans un mode de réalisation, un processeur multinoyau comprend un contrôleur pour limiter dynamiquement une fréquence de mode turbo maximum autorisée de ses noyaux sur la base d'un modèle d'activité de noyau des noyaux et d'informations de consommation d'énergie d'une table de puissance d'unité. Dans un mode de réalisation, le modèle d'activité de noyau peut indiquer, pour chaque noyau, un niveau d'activité et un état d'unité logique du noyau correspondant. En outre, la table de puissance d'unité peut être calculée dynamiquement sur la base d'une température du processeur. D'autres modes de réalisation sont décrits et revendiqués.
front page image
지정국: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
아프리카지역 지식재산권기구(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
유라시아 특허청(EAPO) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
유럽 특허청(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
아프리카 지식재산권기구(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
공개언어: 영어 (EN)
출원언어: 영어 (EN)
또한로 출판 됨:
US20140195829