이 애플리케이션의 일부 콘텐츠는 현재 사용할 수 없습니다.
이 상황이 계속되면 다음 주소로 문의하십시오피드백 및 연락
1. (KR1020100063767) 트랜지스터 전력 증폭기를 위한 입력 회로 및 이를 설계 하는 방법

특허청 : 대한민국
출원번호: 1020107007130 출원일: 21.07.2008
공개번호: 1020100063767 공개일: 11.06.2010
특허번호: 1011167760000 특허부여일: 28.02.2012
공개유형: B1
PCT 참조번호: 출원번호: PCTUS2008070622; 공개번호: WO2009035767 자료를 보려면 여기를 클릭하십시오
IPC:
H03F 1/56
H03F 3/193
H03H 7/38
H SECTION H — 전기
03
기본전자회로
F
증폭기
1
증폭소자로서 전자관만을, 반도체 장치만을 또는 범용소자만을 사용한 증폭기의 세부
56
달리 분류되지 않는, 입력임피던스 또는 출력임피던스의 변형
H SECTION H — 전기
03
기본전자회로
F
증폭기
3
증폭소자로써 전자관만 또는 반도체장치만이 있는 증폭기
189
고주파증폭기, 예. 무선주파증폭기
19
반도체장치만이 있는 것
193
전계효과 장치가 있는 것
H SECTION H — 전기
03
기본전자회로
H
임피던스회로망, 예. 공진회로; 공진기
7
회로망의 부품으로서 수동적 전기소자만을 포함하는 다단자 회로망
38
임피던스 정합 회로망
출원인: RAYTHEON COMPANY
레이티언 캄파니
발명자: TREMBLAY JOHN C.
트랑블레, 존, 씨.
WHELAN COLIN S.
웨란, 콜린, 에스.
대리인: 박영우
우선권 정보 11/851,425 07.09.2007 US
발명의 명칭: (EN) INPUT CIRCUITRY FOR TRANSISTOR POWER AMPLIFIER AND METHOD FOR DESIGNING SUCH CIRCUITRY
(KO) 트랜지스터 전력 증폭기를 위한 입력 회로 및 이를 설계 하는 방법
요약서: front page image
(EN) A circuit having: an input matching network, a transistor (14) coupled to an output of the input matching network; and wherein the input matching network (12) has a first input impedance when such input matching network (12) is fed with an input signal having a relatively low power level and wherein the input matching network (12) has an input impedance different from the first input impedance when such input matching network (12) is fed with an input signal having a relatively high power level. COPYRIGHT KIPO WIPO 2010
(KO) 입력 정합 네트워크 및 임피던스 네트워크의 출력부와 연결된 트랜지스터(14)를 포함하고, 입력 정합 네트워크(12)는 입력 정합 네트워크(12)에 상대적으로 낮은 전력 레벨을 가지는 입력 신호가 인가된 경우에 제1 입력 임피던스를 가지고, 입력 정합 네트워크(12)는 입력 정합 네트워크(12)에 상대적으로 높은 전력 레벨을 가지는 입력 신호를 인가 받은 경우에는 제1 입력 임피던스와는 다른 입력 임피던스를 가지는 회로를 개시한다.
또한로 출판 됨:
EP2203974CN101796720IN887/KOLNP/2010WO/2009/035767