国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (US20120311415) METHOD AND DEVICE FOR DETECTING POSSIBLE CORRUPTION OF SECTOR PROTECTION INFORMATION OF A NON-VOLATILE MEMORY STORED IN AN ON BOARD VOLATILE MEMORY ARRAY AT POWER-ON

官庁 : アメリカ合衆国
出願番号: 13589509 出願日: 20.08.2012
公開番号: 20120311415 公開日: 06.12.2012
公報種別: A1
IPC:
H03M 13/09
H 電気
03
基本電子回路
M
符号化,復号化または符号変換一般
13
誤りの検出または誤りの訂正のための符号化,復号化または符号変換;符号理論の基本的仮定;符号化の限界式;誤り確率の評価方法;通信路モデル;符号のシミュレーションまたは試験
03
データ表現の冗長性に基づく誤り検出または前方向誤り訂正,すなわち,符号後が元の語より多くのデジットを含むもの
05
ブロック符号を用いるもの,すなわち,事前に決めた数の検査ビットを事前に決めた数の情報ビットに付加するもの
09
誤り検出のみ,例,巡回冗長検査(CRC)符号,または単一パリティ・ビットを用いるもの
出願人: MONDELLO Antonino
発明者: MONDELLO Antonino
優先権情報: 06425214.1 29.03.2006 EP
発明の名称: (EN) METHOD AND DEVICE FOR DETECTING POSSIBLE CORRUPTION OF SECTOR PROTECTION INFORMATION OF A NON-VOLATILE MEMORY STORED IN AN ON BOARD VOLATILE MEMORY ARRAY AT POWER-ON
要約: front page image
(EN)

A non-volatile memory device includes addressable sectors and an ancillary volatile memory array. The ancillary volatile memory array stores protection information in the addressable sectors that is not accessible to users of the memory. The protection information is downloaded in the memory array at every power-on of the memory device. The memory array includes at least two additional columns containing preset logic information physically adjacent to the columns containing the downloaded information. A logic circuit is input with the logic information read from the additional check columns for checking the integrity of the preset logic information content of the check columns. An integrity check signal is output by the logic circuit.