処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2022091803 - 半導体素子の製造方法、半導体素子及び半導体装置

公開番号 WO/2022/091803
公開日 05.05.2022
国際出願番号 PCT/JP2021/038102
国際出願日 14.10.2021
IPC
H01L 29/872 2006.1
H電気
01基本的電気素子
L半導体装置,他に属さない電気的固体装置
29整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部
66半導体装置の型
86整流,増幅,発振またはスイッチされる電流を流す1つ以上の電極に電流または電圧のみの変化のみを与えることにより制御可能なもの
861ダイオード
872ショットキーダイオード
H01L 21/20 2006.1
H電気
01基本的電気素子
L半導体装置,他に属さない電気的固体装置
21半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02半導体装置またはその部品の製造または処理
04少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18不純物,例.ドーピング材料,を含むまたは含まない周期表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
20基板上への半導体材料の析出,例.エピタキシャル成長
H01L 29/06 2006.1
H電気
01基本的電気素子
L半導体装置,他に属さない電気的固体装置
29整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部
02半導体本体
06半導体本体の形状に特徴のあるもの;半導体領域の形状,相対的な大きさまたは配列に特徴のあるもの
H01L 29/47 2006.1
H電気
01基本的電気素子
L半導体装置,他に属さない電気的固体装置
29整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部
40電極
43構成材料に特徴のあるもの
47ショットキー障壁電極
H01L 29/861 2006.1
H電気
01基本的電気素子
L半導体装置,他に属さない電気的固体装置
29整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部
66半導体装置の型
86整流,増幅,発振またはスイッチされる電流を流す1つ以上の電極に電流または電圧のみの変化のみを与えることにより制御可能なもの
861ダイオード
H01L 29/868 2006.1
H電気
01基本的電気素子
L半導体装置,他に属さない電気的固体装置
29整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部
66半導体装置の型
86整流,増幅,発振またはスイッチされる電流を流す1つ以上の電極に電流または電圧のみの変化のみを与えることにより制御可能なもの
861ダイオード
868PINダイオード
CPC
H01L 21/20
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
21Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
02Manufacture or treatment of semiconductor devices or of parts thereof
04the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
18the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth ; solid phase epitaxy
H01L 29/06
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
29Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; ; Multistep manufacturing processes therefor
02Semiconductor bodies ; ; Multistep manufacturing processes therefor
06characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; ; characterised by the concentration or distribution of impurities within semiconductor regions
H01L 29/47
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
29Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; ; Multistep manufacturing processes therefor
40Electrodes ; ; Multistep manufacturing processes therefor
43characterised by the materials of which they are formed
47Schottky barrier electrodes
H01L 29/861
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
29Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; ; Multistep manufacturing processes therefor
66Types of semiconductor device ; ; Multistep manufacturing processes therefor
86controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
861Diodes
H01L 29/868
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
29Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; ; Multistep manufacturing processes therefor
66Types of semiconductor device ; ; Multistep manufacturing processes therefor
86controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
861Diodes
868PIN diodes
H01L 29/872
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
29Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; ; Multistep manufacturing processes therefor
66Types of semiconductor device ; ; Multistep manufacturing processes therefor
86controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
861Diodes
872Schottky diodes
出願人
  • 京セラ株式会社 KYOCERA CORPORATION [JP]/[JP]
発明者
  • 東 克典 AZUMA, Katsunori
  • 藤田 高吉 FUJITA, Kokichi
  • 正木 克明 MASAKI, Katsuaki
  • 林 雄一郎 HAYASHI, Yuichiro
代理人
  • 弁理士法人酒井国際特許事務所 SAKAI INTERNATIONAL PATENT OFFICE
優先権情報
2020-18094128.10.2020JP
公開言語 (言語コード) 日本語 (ja)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) METHOD FOR PRODUCING SEMICONDUCTOR ELEMENT, SEMICONDUCTOR ELEMENT, AND SEMICONDUCTOR DEVICE
(FR) PROCÉDÉ DE PRODUCTION D'ÉLÉMENT SEMI-CONDUCTEUR, ÉLÉMENT SEMI-CONDUCTEUR ET DISPOSITIF À SEMI-CONDUCTEUR
(JA) 半導体素子の製造方法、半導体素子及び半導体装置
要約
(EN) This method for producing a semiconductor element comprises: a step for providing, on the surface (11a) of a substrate (11), a first mask (21), a part of which is open; a step for forming a second mask (23) to cover a part of the first mask (21); and a step for epitaxially growing a GaN layer (32) from the surface (11a) of the substrate (11), which is exposed by the opening, so that the GaN layer (32) covers the first mask (21) while the second mask (23) is exposed. The first mask (21) contains an element that serves as a donor for the GaN layer (32), and the second mask (23) does not contain an element that serves as a donor for the GaN layer (32).
(FR) L'invention concerne un procédé de production d'un élément semi-conducteur comprenant : une étape consistant à fournir, sur la surface (11a) d'un substrat (11), un premier masque (21) dont une partie est ouverte ; une étape de formation d'un second masque (23) pour recouvrir une partie du premier masque (21) ; et une étape de croissance épitaxiale d'une couche de GaN (32) à partir de la surface (11a) du substrat (11), qui est exposée par l'ouverture, de sorte que la couche de GaN (32) recouvre le premier masque (21) tandis que le second masque (23) est exposé. Le premier masque (21) contient un élément qui sert de donneur pour la couche de GaN (32), et le second masque (23) ne contient pas d'élément qui sert de donneur pour la couche de GaN (32).
(JA) 半導体素子の製造方法は、基板(11)の表面(11a)に、一部が開口している第1マスク(21)を設ける工程と、第1マスク(21)の一部を覆うように第2マスク(23)を形成する工程と、開口から露出する基板(11)の表面(11a)から、第1マスク(21)を覆い、第2マスク(23)を露出させるようにエピタキシャル成長させて、GaN層(32)を成長する工程と、を含み、第1マスク(21)は、GaN層(32)におけるドナーとなる元素を含み、第2マスク(23)は、GaN層(32)におけるドナーとなる元素を含まない。
国際事務局に記録されている最新の書誌情報