処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2020261367 - 表示装置およびその駆動方法

公開番号 WO/2020/261367
公開日 30.12.2020
国際出願番号 PCT/JP2019/025105
国際出願日 25.06.2019
IPC
G09G 3/3233 2016.1
G物理学
09教育;暗号方法;表示;広告;シール
G静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
22制御された光源を用いるもの
30エレクトロルミネッセントパネルを用いるもの
32半導体,例.発光ダイオード[3,2016.01]
3208有機的なもの,例.有機発光ダイオード[2016.01]
3225アクティブマトリックスを用いるもの
3233発光素子を流れる電流を制御する画素回路を備えるもの
G09G 3/20 2006.1
G物理学
09教育;暗号方法;表示;広告;シール
G静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
CPC
G09G 3/20
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix ; no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
G09G 3/3233
GPHYSICS
09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix ; no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
22using controlled light sources
30using electroluminescent panels
32semiconductive, e.g. using light-emitting diodes [LED]
3208organic, e.g. using organic light-emitting diodes [OLED]
3225using an active matrix
3233with pixel circuitry controlling the current through the light-emitting element
出願人
  • シャープ株式会社 SHARP KABUSHIKI KAISHA [JP]/[JP]
発明者
  • 米林 諒 YONEBAYASHI, Ryo
代理人
  • 島田 明宏 SHIMADA, Akihiro
  • 川原 健児 KAWAHARA, Kenji
  • 奥田 邦廣 OKUDA, Kunihiro
  • 河本 悟 KAWAMOTO, Satoru
優先権情報
公開言語 (言語コード) 日本語 (ja)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) DISPLAY DEVICE AND METHOD FOR DRIVING SAME
(FR) DISPOSITIF D'AFFICHAGE ET PROCÉDÉ DE COMMANDE ASSOCIÉ
(JA) 表示装置およびその駆動方法
要約
(EN) This application discloses a configuration for preventing insufficient charging in data writing while using a capacitor with a large capacitance value in a display device in which display brightness is controlled by the holding voltage of the capacitor in a pixel circuit. In a pixel circuit 15a, a gate terminal of a drive transistor M1 is connected to a source terminal of the drive transistor M1 via a capacitance selection transistor M3 and a holding capacitor Cst that are connected in series with each other, and is also connected to the source terminal via only a writing auxiliary capacitor Cwa. During a data writing period Tw, the capacitance selection transistor M3 is brought into an off-state, and data voltage is given from a data signal line Dj to the writing auxiliary capacitor Cwa via a writing control transistor M2. Thereafter, the writing control transistor M2 is brought into an off-state, the capacitance selection transistor M3 is brought into an on-state, and an electric charge is redistributed between the writing auxiliary capacitor Cwa and the holding capacitor Cst, thereby determining holding voltage for driving.
(FR) La présente invention concerne une configuration servant à empêcher une charge insuffisante dans l'écriture de données tout en utilisant un condensateur ayant une valeur de capacité élevée dans un dispositif d'affichage dans lequel la luminosité d'affichage est commandée par la tension de maintien du condensateur dans un circuit de pixel. Dans un circuit de pixel 15a, une borne de grille d'un transistor d'attaque M1 est connectée à une borne source du transistor d'attaque M1 par l'intermédiaire d'un transistor de sélection de capacité M3 et d'un condensateur de maintien Cst qui sont connectés en série l'un à l'autre, et elle est également connectée à la borne source uniquement par l'intermédiaire d'un condensateur auxiliaire d'écriture Cwa. Pendant une période d'écriture de données Tw, le transistor de sélection de capacité M3 est mis dans un état bloqué, et une tension de données est fournie à partir d'une ligne de signal de données Dj vers le condensateur auxiliaire d'écriture Cwa par l'intermédiaire d'un transistor de commande d'écriture M2. Ensuite, le transistor de commande d'écriture M2 est mis dans un état bloqué, le transistor de sélection de capacité M3 est mis dans un état passant, et une charge électrique est redistribuée entre le condensateur auxiliaire d'écriture Cwa et le condensateur de maintien Cst, ce qui permet de déterminer la tension de maintien pour la commande.
(JA) 本願は、画素回路内でキャパシタの保持電圧により表示輝度が制御される表示装置において容量値の大きなキャパシタを使用しつつデータ書込での充電不足を防止するための構成を開示する。画素回路15aにおいて、駆動トランジスタM1のゲート端子は、互いに直列に接続された容量選択トランジスタM3と保持キャパシタCstを介して駆動トランジスタM1のソース端子に接続され、書込補助キャパシタCwaのみを介しても当該ソース端子に接続されている。データ書込期間Twに、容量選択トランジスタM3がオフ状態とされ、データ信号線Djからデータ電圧が書込制御トランジスタM2を介して書込補助キャパシタCwaに与えられる。その後、書込制御トランジスタM2がオフ状態、容量選択トランジスタM3がオン状態とされ、書込補助キャパシタCwaと保持キャパシタCstの間で電荷が再分配されることで駆動用保持電圧が決定する。
国際事務局に記録されている最新の書誌情報