処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2020121699 - 撮像装置

公開番号 WO/2020/121699
公開日 18.06.2020
国際出願番号 PCT/JP2019/043625
国際出願日 07.11.2019
IPC
H04N 5/374 2011.01
H電気
04電気通信技術
N画像通信,例.テレビジョン
5テレビジョン方式の細部
30光または類似信号から電気信号への変換
335固体撮像素子を用いるもの
369固体撮像素子の構造,固体撮像素子と関連する回路に特徴のあるもの
374アドレス型センサ,例.MOS型ないしはCMOS型センサ
出願人
  • ソニーセミコンダクタソリューションズ株式会社 SONY SEMICONDUCTOR SOLUTIONS CORPORATION [JP]/[JP]
発明者
  • 松浦 知宏 MATSUURA, Tomohiro
  • 河津 直樹 KAWAZU, Naoki
代理人
  • 特許業務法人つばさ国際特許事務所 TSUBASA PATENT PROFESSIONAL CORPORATION
優先権情報
2018-23179611.12.2018JP
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) IMAGING DEVICE
(FR) DISPOSITIF D'IMAGERIE
(JA) 撮像装置
要約
(EN)
This imaging device comprises a first light-receiving element, and a plurality of pixel circuits that include an imaging pixel circuit and a first dummy pixel circuit. Each of the pixel circuits has: an accumulation unit capable of accumulating an electric charge; a first transistor having a first terminal and a second terminal connected to the accumulation unit, the first transistor being capable of connecting the first transistor and the second transistor upon assuming an ON state; and an output unit capable of outputting a voltage that corresponds to the electric charges accumulated in the accumulation unit. The first terminal of the first transistor in the imaging pixel circuit is connected to the first light-receiving element, and the first terminal of the first transistor in the first dummy pixel circuit is connected to the second terminal of the first transistor of the first dummy pixel circuit without going by way of the first transistor of the first dummy pixel circuit.
(FR)
L'invention concerne un dispositif d'imagerie qui comprend un premier élément de réception de lumière, et une pluralité de circuits de pixel qui comprennent un circuit de pixel d'imagerie et un premier circuit de pixel factice. Chacun des circuits de pixel comprend : une unité d'accumulation capable d'accumuler une charge électrique ; un premier transistor comprenant une première borne et une seconde borne connectées à l'unité d'accumulation, le premier transistor étant apte à connecter le premier transistor et le second transistor lors de l'adoption d'un état MARCHE ; et une unité de sortie apte à délivrer en sortie une tension qui correspond aux charges électriques accumulées dans l'unité d'accumulation. La première borne du premier transistor dans le circuit de pixel d'imagerie est connectée au premier élément de réception de lumière, et la première borne du premier transistor dans le premier circuit de pixel factice est connectée à la seconde borne du premier transistor du premier circuit de pixel factice sans passer par le premier transistor du premier circuit de pixel factice.
(JA)
本開示の撮像装置は、第1の受光素子と、それぞれが、電荷を蓄積可能な蓄積部と、第1の端子および蓄積部に接続された第2の端子を有しオン状態になることにより第1の端子および第2の端子を接続可能な第1のトランジスタと、蓄積部に蓄積された電荷に応じた電圧を出力可能な出力部とを有し、撮像画素回路および第1のダミー画素回路を含む複数の画素回路とを備える。上記撮像画素回路における第1のトランジスタの第1の端子は、第1の受光素子に接続され、第1のダミー画素回路における第1のトランジスタの第1の端子は、第1のダミー画素回路の第1のトランジスタを介さずに第1のダミー画素回路の第1のトランジスタの第2の端子に接続されている。
国際事務局に記録されている最新の書誌情報