処理中

しばらくお待ちください...

設定

設定

出願の表示

1. WO2020105182 - 電圧制御発振器およびそれを用いたPLL回路

公開番号 WO/2020/105182
公開日 28.05.2020
国際出願番号 PCT/JP2018/043241
国際出願日 22.11.2018
IPC
H03L 7/099 2006.01
H電気
03基本電子回路
L電子的振動またはパルス発生器の自動制御,起動,同期または安定化
7周波数または位相の自動制御;同期
06周波数または位相ロックループに加えられる基準信号を用いるもの
08位相ロックループの細部
099主としてループ中の制御発振器に関するもの
H03K 3/354 2006.01
H電気
03基本電子回路
Kパルス技術
3電気的パルスの発生回路;単安定回路,双安定回路,多安定回路
02パルスの発生に用いられる回路形式または手段によって特徴づけられた発生器
353能動素子として内部または外部正帰還をもつ電界効果トランジスタを用いるもの
354非安定回路
CPC
H03K 3/354
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
3Circuits for generating electric pulses; Monostable, bistable or multistable circuits
02Generators characterised by the type of circuit or by the means used for producing pulses
353by the use, as active elements, of field-effect transistors with internal or external positive feedback
354Astable circuits
H03L 7/099
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7Automatic control of frequency or phase; Synchronisation
06using a reference signal applied to a frequency- or phase-locked loop
08Details of the phase-locked loop
099concerning mainly the controlled oscillator of the loop
出願人
  • 株式会社ソシオネクスト SOCIONEXT INC. [JP]/[JP]
発明者
  • 坂東 要志 BANDO Yoji
  • 生駒 平治 IKOMA Heiji
代理人
  • 特許業務法人前田特許事務所 MAEDA & PARTNERS
優先権情報
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) VOLTAGE-CONTROLLED OSCILLATOR AND PLL CIRCUIT IN WHICH SAME IS USED
(FR) OSCILLATEUR COMMANDÉ EN TENSION ET CIRCUIT PLL DANS LEQUEL CE DERNIER EST UTILISÉ
(JA) 電圧制御発振器およびそれを用いたPLL回路
要約
(EN)
This voltage-controlled oscillator (5) is provided with: a first transistor (M1) in which a gate is connected to an input terminal (PIN), a source is connected to a ground VSS, and a drain is connected to a first node (N1); a second transistor (M2) in which a gate is connected to a first bias voltage (VB1), a source is connected to a power supply VDD, and a drain is connected to the first node (N1); and an inverter ring (53) provided between the first node (N1) and the ground VSS. The inverter ring (53) is configured from a plurality of inverters (52) that are connected in series, and the output of a final-stage inverter (52) is connected to an output terminal (POUT) and to the input of a first-stage inverter (52).
(FR)
Cet oscillateur commandé en tension (5) comprend : un premier transistor (M1) dans lequel une grille est connectée à une borne d'entrée (PIN), une source est connectée à une masse VSS, et un drain est connecté à un premier nœud (N1); un second transistor (M2) dans lequel une grille est connectée à une première tension de polarisation (VB1), une source est connectée à une alimentation VDD, et un drain est connecté au premier nœud (N1); et un anneau d'inverseurs (53) disposé entre le premier nœud (N1) et la masse VSS. L'anneau d'inverseurs (53) est configuré à partir d'une pluralité d'onduleurs (52) qui sont connectés en série, et la sortie d'un onduleur à étage final (52) est connectée à une borne de sortie (POUT) et à l'entrée d'un onduleur de premier étage (52).
(JA)
電圧制御発振器(5)は、ゲートが入力端子(PIN)に、ソースがグランドVSSに、ドレインが第1ノード(N1)にそれぞれ接続された第1トランジスタ(M1)と、ゲートが第1バイアス電圧(VB1)に、ソースが電源VDDに、ドレインが第1ノード(N1)にそれぞれ接続された第2トランジスタ(M2)と、第1ノード(N1)とグランドVSSとの間に設けられたインバータリング(53)とを備えている。インバータリング(53)は、直列接続された複数段のインバータ(52)で構成され、最終段のインバータ(52)の出力が、出力端子(POUT)および初段のインバータ(52)の入力に接続されている。
国際事務局に記録されている最新の書誌情報