国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現在ご利用になれません。
この状況が続く場合は、次のお問い合わせ先までご連絡ください。ご意見・お問い合わせ
1. (WO2020008593) リミッティング増幅回路
国際事務局に記録されている最新の書誌情報第三者情報を提供

国際公開番号: WO/2020/008593 国際出願番号: PCT/JP2018/025514
国際公開日: 09.01.2020 国際出願日: 05.07.2018
IPC:
H03G 11/00 (2006.01)
H 電気
03
基本電子回路
G
増幅の制御
11
振幅の制御;振幅の変化率の制限
出願人:
三菱電機株式会社 MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区丸の内二丁目7番3号 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
発明者:
川中 啓敬 KAWANAKA, Takanori; JP
三井 優輔 MITSUI, Yusuke; JP
代理人:
高村 順 TAKAMURA, Jun; JP
優先権情報:
発明の名称: (EN) LIMITING AMPLIFIER CIRCUIT
(FR) CIRCUIT AMPLIFICATEUR LIMITEUR
(JA) リミッティング増幅回路
要約:
(EN) A limiting amplifier circuit (10) according to the present invention is characterized by comprising: a first differential amplifier circuit (11) in which the difference between direct current voltage components of an inputted first differential signal can be adjusted as a voltage offset, and said first differential amplifier circuit (11) amplifies the first differential signal and outputs the signal as a second differential signal; a second differential amplifier circuit (12) which amplifies the second amplifier circuit at by an amplification factor corresponding to the difference between direct current voltage components of the second differential signal; a signal detection circuit (13) which detects the amplitude of the second differential signal, determines whether the amplitude is greater than a threshold value, and outputs a determination result; and an offset control circuit (14) which uses the determination result to control the voltage offset.
(FR) La présente invention concerne un circuit amplificateur limiteur (10), caractérisé en ce qu'il comprend : un premier circuit amplificateur différentiel (11) dans lequel il est possible de régler la différence entre des composantes de tension continue d'un premier signal différentiel entré en tant que décalage de tension, et ledit premier circuit amplificateur différentiel (11) amplifie le premier signal différentiel et délivre le signal en tant que second signal différentiel ; un second circuit amplificateur différentiel (12) qui met en œuvre une amplifiation au niveau du second circuit amplificateur d'un facteur d'amplification correspondant à la différence entre des composantes de tension continue du second signal différentiel ; un circuit de détection de signal (13) qui détecte l'amplitude du second signal différentiel, qui détermine si l'amplitude est supérieure à une valeur seuil, et qui délivre un résultat de détermination ; et un circuit de commande de décalage (14) qui fait intervenir le résultat de détermination pour commander le décalage de tension.
(JA) 本発明に係るリミッティング増幅回路(10)は、入力される第1の差動信号の直流電圧成分の差を電圧オフセットとして調整可能であり、第1の差動信号を増幅して第2の差動信号として出力する第1の差動増幅回路(11)と、第2の差動信号の直流電圧成分の差に応じた増幅率で第2の差動信号を増幅する第2の差動増幅回路(12)と、第2の差動信号の振幅を検知し、振幅が閾値より大きいか否かを判定し判定結果を出力する信号検出回路(13)と、判定結果を用いて前記電圧オフセットを制御するオフセット制御回路(14)と、を備えることを特徴とする。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関 (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)