このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2019066954) PHASE LOCKED LOOP SWITCHING IN A COMMUNICATION SYSTEM
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2019/066954 国際出願番号: PCT/US2017/054574
国際公開日: 04.04.2019 国際出願日: 29.09.2017
IPC:
H04L 27/227 (2006.01) ,H04L 27/00 (2006.01)
H 電気
04
電気通信技術
L
デジタル情報の伝送,例.電信通信
27
搬送波変調方式
18
位相変調搬送波方式,すなわち位相偏移用電鍵操作を用いるもの
22
復調器回路;受信機回路
227
コヒーレント復調を用いるもの
H 電気
04
電気通信技術
L
デジタル情報の伝送,例.電信通信
27
搬送波変調方式
出願人:
INTEL IP CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
発明者:
AMEL, Roy; IL
SEGEV, Eran; IL
GROSS, Shahar; IL
代理人:
GRANGE, Kevin O.; US
PORTNOVA, Marina; US
優先権情報:
発明の名称: (EN) PHASE LOCKED LOOP SWITCHING IN A COMMUNICATION SYSTEM
(FR) COMMUTATION DE BOUCLE À VERROUILLAGE DE PHASE DANS UN SYSTÈME DE COMMUNICATION
要約:
(EN) An apparatus include a baseband processor configured to receive digital samples of a first wireless local area network (WLAN) signal demodulated with a first phase locked loop (PLL). The baseband processor is configured to determine whether to switch from using the first PLL to demodulate the first WLAN signal to a second PLL to demodulate the first WLAN signal. The apparatus further includes a selection circuit coupled to the first PLL and the second PLL. The selection switch is configured to switch from the first PLL to the second PLL based on the determination. The baseband processor is configured to receive additional digital samples of the first WLAN signal demodulated with the second PLL.
(FR) L'invention concerne un appareil comprenant un processeur de bande de base configuré pour recevoir des échantillons numériques d'un premier signal de réseau local sans fil (WLAN) démodulé par une première boucle à verrouillage de phase (PLL). Le processeur de bande de base est configuré pour déterminer s'il faut ou non commuter de l'utilisation de la première PLL, permettant de démoduler le premier signal de WLAN, à une seconde PLL, permettant de démoduler le premier signal de WLAN. L'appareil comprend en outre un circuit de sélection, couplé à la première PLL et à la seconde PLL. Le commutateur de sélection est configuré pour commuter de la première PLL à la seconde PLL, en fonction de la détermination. Le processeur de bande de base est configuré pour recevoir des échantillons numériques supplémentaires du premier signal de WLAN, démodulé par la seconde PLL.
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 英語 (EN)
国際出願言語: 英語 (EN)