このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2019064523) 表示装置および画素回路
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2019/064523 国際出願番号: PCT/JP2017/035586
国際公開日: 04.04.2019 国際出願日: 29.09.2017
IPC:
G09F 9/30 (2006.01)
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
30
必要な文字が個々の要素を組み合わせることによって形成されるもの
出願人:
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 大阪府堺市堺区匠町1番地 1, Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
発明者:
酒井 保 SAKAI, Tamotsu; --
小林 史幸 KOBAYASHI, Fumiyuki; --
代理人:
島田 明宏 SHIMADA, Akihiro; JP
川原 健児 KAWAHARA, Kenji; JP
奥田 邦廣 OKUDA, Kunihiro; JP
河本 悟 KAWAMOTO, Satoru; JP
優先権情報:
発明の名称: (EN) DISPLAY DEVICE AND PIXEL CIRCUIT
(FR) DISPOSITIF D'AFFICHAGE ET CIRCUIT DE PIXEL
(JA) 表示装置および画素回路
要約:
(EN) This pixel circuit in a display device includes an electro-optical element and a drive transistor, wherein when a connection wire, which is formed in a wire layer closer to a wire layer in which a first electrode of the electro-optical element is formed than a wire layer in which a control electrode of the drive transistor is formed, is connected to the control electrode of the drive transistor, the first electrode of the electro-optical element is disposed so as not to overlap with the connection wire in a plan view. Consequently, the coupling capacitance is decreased between a node connected to the control electrode of the drive transistor and the first electrode of the electro-optical element, the step response in the display device is prevented, and the power consumption of the display device is reduced.
(FR) Selon l'invention, un circuit de pixel dans un dispositif d'affichage contient un élément électro-optique et un transistor de pilotage, où, lorsqu'un fil de connexion, qui est formé dans une couche de fil plus proche d'une couche de fil dans laquelle est formée une première électrode de l'élément électro-optique qu'une couche de fil dans laquelle est formée une électrode de commande du transistor de pilotage, est connecté à l'électrode de commande du transistor de pilotage, la première électrode de l'élément électro-optique est disposée de manière à ne pas chevaucher le fil de connexion dans une vue en plan. Par conséquent, la capacité de couplage est réduite entre un nœud connecté à l'électrode de commande du transistor de pilotage et la première électrode de l'élément électro-optique, la réponse transitoire dans le dispositif d'affichage est évitée, et la consommation d'énergie du dispositif d'affichage est réduite.
(JA) 電気光学素子と駆動トランジスタを含む表示装置の画素回路において、駆動トランジスタの制御電極が形成された配線層よりも電気光学素子の第1電極が形成された配線層に近い配線層に形成された接続配線が駆動トランジスタの制御電極に接続されている場合に、電気光学素子の第1電極を接続配線と平面視で重ならないように配置する。これにより、駆動トランジスタの制御電極に接続されたノードと電気光学素子の第1電極との間のカップリング容量を低減して、表示装置のステップ応答を防止し、表示装置の消費電力を削減する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)