このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2019061813) ESL-TYPE TFT SUBSTRATE AND MANUFACTURING METHOD THEREFOR
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2019/061813 国際出願番号: PCT/CN2017/114428
国際公開日: 04.04.2019 国際出願日: 04.12.2017
IPC:
H01L 27/12 (2006.01) ,H01L 21/77 (2017.01)
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
27
1つの共通基板内または上に形成された複数の半導体構成部品または他の固体構成部品からなる装置
02
整流,発振,増幅またはスイッチングに特に適用される半導体構成部品を含むものであり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁を有する集積化された受動回路素子を含むもの
12
基板が半導体本体以外のもの,例.絶縁体本体
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
70
1つの共通基板内または上に形成された複数の固体構成部品または集積回路からなる装置またはその特定部品の製造または処理;集積回路装置またはその特定部品の製造
77
1つの共通基板内または上に形成される複数の固体構成部品または集積回路からなる装置の製造または処理
出願人:
深圳市华星光电半导体显示技术有限公司 SHENZHEN CHINA STAR OPTOELECTRONICS SEMICONDUCTOR DISPLAY TECHNOLOGY CO., LTD. [CN/CN]; 中国广东省深圳市 光明新区公明街道塘明大道9-2号 No. 9-2, Tangming Road, Gongming Street Guangming New District Shenzhen, Guangdong 518132, CN
発明者:
石龙强 SHI, Longqiang; CN
代理人:
深圳市德力知识产权代理事务所 COMIPS INTELLECTUAL PROPERTY OFFICE; 中国广东省深圳市 福田区上步中路深勘大厦15E Room 15E, Shenkan Building Shangbu Zhong Road, Futian District Shenzhen, Guangdong 518028, CN
優先権情報:
201710900781.328.09.2017CN
発明の名称: (EN) ESL-TYPE TFT SUBSTRATE AND MANUFACTURING METHOD THEREFOR
(FR) SUBSTRAT TFT DU TYPE ESL ET SON PROCÉDÉ DE FABRICATION
(ZH) ESL型TFT基板及其制作方法
要約:
(EN) Provided are an ESL-type TFT substrate and a manufacturing method therefor. According to the ESL-type TFT substrate, conducted regions subjected to plasma doping are formed on two sides of an active layer (20), and the distance between the two regions, i.e., the width (L0) of a channel region (203) is less than the distance (L1) between a source electrode (41) and a drain electrode (42), so that a relatively small actual channel length is provided, and current increase of the source electrode (41) and the drain electrode (42) can be facilitated, and the problem of small current of the source electrode (41) and the drain electrode (42) of an existing ESL-type TFT substrate can be solved. The method for manufacturing the ESL-type TFT substrate comprises: performing plasma doping on regions on two sides of an active layer (20) to form conducted regions, and setting the distance between the two regions, i.e., the width (L0) of a channel region (203) to be less than the distance (L1) between a source electrode (41) and a drain electrode (42), so that the actual channel length of TFT can be reduced, the current increase of the source electrode (41) and the drain electrode (42) can be facilitated, and the problem of small current of the source electrode (41) and the drain electrode (42) of an existing ESL-type TFT substrate can be solved.
(FR) La présente invention concerne un substrat TFT du type ESL et son procédé de fabrication. Selon le substrat TFT du type ESL, des régions conduites soumises à un dopage par plasma sont formées sur deux côtés d'une couche active (20), et la distance entre les deux régions, c'est-à-dire la largeur (L0) d'une région de canal (203) est inférieure à la distance (L1) entre une électrode de source (41) et une électrode de drain (42), de telle sorte qu'une longueur de canal réelle relativement petite est fournie, et une augmentation de courant de l'électrode de source (41) et de l'électrode de drain (42) peut être facilitée, et le problème de faible courant de l'électrode de source (41) et de L'électrode de drain (42) d'un substrat de TFT du type ESL existant peut être résolu. Le procédé de fabrication du substrat TFT du Type ESL consiste à : réaliser un dopage par plasma sur des régions sur deux côtés d'une couche active (20) pour former des régions conduites, et régler la distance entre les deux régions, c'est-à-dire que la largeur (L0) d'une région de canal (203) est inférieure à la distance (L1) entre une électrode de source (41) et une électrode de drain (42), de telle sorte que la longueur de canal réelle du TFT peut être réduite, l'augmentation de courant de l'électrode de source (41) et l'électrode de drain (42) peut être facilitée, et le problème de faible courant de l'électrode de source (41) et de L'électrode de drain (42) d'un substrat TFT du type ESL existant peut être résolu.
(ZH) 提供一种ESL型TFT基板及其制作方法。ESL型TFT基板,有源层(20)的两侧区域为经等离子掺杂处理而导体化的区域,且该两侧区域之间的距离即沟道区(203)的宽度(L0)小于源漏极(41)、(42)之间的距离(L1),从而具有较小的实际沟道长度,利于源漏极(41)、(42)电流的提高,解决了现有ESL型TFT基板源漏极(41)、(42)电流小的问题。ESL型TFT基板的制作方法通过对有源层(20)的两侧区域进行等离子掺杂处理而使其成为导体化的区域,并且设置该两侧区域之间的距离即沟道区(203)的宽度(L0)小于源漏极(41)、(42)之间的距离(L1),从而能够减小TFT的实际沟道长度,利于源漏极(41)、(42)电流的提高,解决了现有ESL型TFT基板源漏极(41)、(42)电流小的问题。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 中国語 (ZH)
国際出願言語: 中国語 (ZH)