国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2019043969) 半導体リレーモジュール
国際事務局に記録されている最新の書誌情報第三者情報を提供

国際公開番号: WO/2019/043969 国際出願番号: PCT/JP2017/046078
国際公開日: 07.03.2019 国際出願日: 22.12.2017
IPC:
H03K 17/687 (2006.01) ,H03K 17/78 (2006.01)
H 電気
03
基本電子回路
K
パルス技術
17
電子的スイッチングまたはゲート,すなわち,メークおよびブレーク接点によらないもの
51
特定の構成要素の使用によって特徴づけられたもの
56
能動素子として半導体装置を用いるもの
687
装置が電界効果トランジスタであるもの
H 電気
03
基本電子回路
K
パルス技術
17
電子的スイッチングまたはゲート,すなわち,メークおよびブレーク接点によらないもの
51
特定の構成要素の使用によって特徴づけられたもの
78
能動素子として光-電子装置,すなわち電気的または光学的に結合された発光および光電変換装置の使用によるもの
出願人:
オムロン株式会社 OMRON CORPORATION [JP/JP]; 京都府京都市下京区塩小路通堀川東入南不動堂町801番地 801, Minamifudodo-cho, Horikawahigashiiru, Shiokoji-dori, Shimogyo-ku, Kyoto-shi, Kyoto 6008530, JP
発明者:
芥川 智亘 AKUTAGAWA, Toshinobu; JP
森本 洋介 MORIMOTO, Yosuke; JP
鶴巣 哲朗 TSURUSU, Tetsuro; JP
代理人:
鮫島 睦 SAMEJIMA, Mutsumi; JP
和田 充夫 WADA, Mitsuo; JP
優先権情報:
2017-16740131.08.2017JP
発明の名称: (EN) SEMICONDUCTOR RELAY MODULE
(FR) MODULE DE RELAIS À SEMI-CONDUCTEURS
(JA) 半導体リレーモジュール
要約:
(EN) A semiconductor relay module, wherein inside a package: one of a pair of inputs of a first semiconductor relay is connected to a first input terminal; the other of the pair of inputs of the first semiconductor relay is connected to a second input terminal; one of a pair of inputs of a second semiconductor relay is connected to the second input terminal; the other of the pair of inputs of the second semiconductor relay is connected to the first input terminal; one of a pair of inputs of a third semiconductor relay is connected to a third input terminal; and the other of the pair of inputs of the third semiconductor relay is connected to the first input terminal or the second input terminal.
(FR) La présente invention concerne un module de relais à semi-conducteurs. À l'intérieur d'un boîtier : une première entrée d'une paire d'entrées d'un premier relais à semi-conducteurs est connectée à une première borne d'entrée ; l'autre entrée de la paire d'entrées du premier relais à semi-conducteurs est connectée à une deuxième borne d'entrée ; une première entrée d'une paire d'entrées d'un deuxième relais à semi-conducteurs est connectée à la deuxième borne d'entrée ; l'autre entrée de la paire d'entrées du deuxième relais à semi-conducteurs est connectée à la première borne d'entrée ; une première entrée d'une paire d'entrées d'un troisième relais à semi-conducteurs est connectée à une troisième borne d'entrée ; et l'autre entrée de la paire d'entrées du troisième relais à semi-conducteurs est connectée à la première borne d'entrée ou à la deuxième borne d'entrée.
(JA) 半導体リレーモジュールにおいて、パッケージの内部で、第1半導体リレーの一対の入力部の一方を第1入力端子に接続し、第1半導体リレーの一対の入力部の他方を第2入力端子に接続し、第2半導体リレーの一対の入力部の一方を第2入力端子に接続し、第2半導体リレーの一対の入力部の他方を第1入力端子に接続し、第3半導体リレーの一対の入力部の一方を第3入力端子に接続し、第3半導体リレーの一対の入力部の他方を第1入力端子または第2入力端子に接続する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)