このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2019021498) 半導体記憶装置
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2019/021498 国際出願番号: PCT/JP2017/038204
国際公開日: 31.01.2019 国際出願日: 23.10.2017
予備審査請求日: 26.02.2018
IPC:
G11C 16/26 (2006.01) ,G06F 12/00 (2006.01) ,G11C 16/10 (2006.01)
G 物理学
11
情報記憶
C
静的記憶
16
消去可能でプログラム可能なリードオンリメモリ
02
電気的にプログラム可能なもの
06
周辺回路,例.メモリへの書込み用
26
センス回路または読出し回路;データ出力回路
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
12
メモリ・システムまたはアーキテクチャ内でのアクセシング,アドレシングまたはアロケーティング(情報記憶一般G11)
G 物理学
11
情報記憶
C
静的記憶
16
消去可能でプログラム可能なリードオンリメモリ
02
電気的にプログラム可能なもの
06
周辺回路,例.メモリへの書込み用
10
書込み回路またはデータ入力回路
出願人:
東芝メモリ株式会社 TOSHIBA MEMORY CORPORATION [JP/JP]; 東京都港区芝浦一丁目1番1号 1-1, Shibaura 1-chome, Minato-ku, Tokyo 1050023, JP
発明者:
山口 幸一郎 YAMAGUCHI, Koichiro; JP
代理人:
蔵田 昌俊 KURATA, Masatoshi; JP
野河 信久 NOGAWA, Nobuhisa; JP
河野 直樹 KOHNO, Naoki; JP
優先権情報:
2017-14446526.07.2017JP
発明の名称: (EN) SEMICONDUCTOR STORAGE DEVICE
(FR) DISPOSITIF DE STOCKAGE À SEMI-CONDUCTEURS
(JA) 半導体記憶装置
要約:
(EN) This semiconductor storage device includes: a first memory string that includes a first memory cell; a bit line; a sense amplifier that includes a latch circuit; a data register that is connected to the sense amplifier and that transmits and receives data to/from the sense amplifier; and a control circuit that can execute a reading operation from the first memory cell by suspending a writing operation during the writing operation in the first memory cell. In the reading operation from the first memory cell executed by suspending the writing operation in the first memory cell, the sense amplifier transmits data read from the first memory cell as read data to the data register when the writing in the first memory cell has ended, and transmits write data held by the latch circuit as read data to the data register when the writing in the first memory cell has not ended.
(FR) L'invention concerne un dispositif de stockage à semi-conducteurs comprenant : une première chaîne de mémoire qui comprend une première cellule de mémoire; une ligne de bits; un amplificateur de détection qui comprend un circuit de verrouillage; un registre de données qui est connecté à l'amplificateur de détection et qui transmet et reçoit des données vers/depuis l'amplificateur de détection; et un circuit de commande qui peut exécuter une opération de lecture depuis la première cellule de mémoire en suspendant une opération d'écriture pendant l'opération d'écriture dans la première cellule de mémoire. Dans l'opération de lecture depuis la première cellule de mémoire exécutée par la mise en suspension de l'opération d'écriture dans la première cellule de mémoire, l'amplificateur de détection transmet des données lues depuis la première cellule de mémoire en tant que données de lecture au registre de données lorsque l'écriture dans la première cellule de mémoire est terminée, et transmet des données d'écriture conservées par le circuit de verrouillage en tant que données de lecture au registre de données lorsque l'écriture dans la première cellule de mémoire n'est pas terminée.
(JA) 実施形態によれば、半導体記憶装置は、第1メモリセルを含む第1メモリストリングと、ビット線と、ラッチ回路を含むセンスアンプと、センスアンプに接続され、センスアンプとデータの送受信を行うデータレジスタと、第1メモリセルの書き込み動作中に書き込み動作を中断して第1メモリセルの読み出し動作を実行可能な制御回路とを含む。第1メモリセルの書き込み動作を中断して実行される第1メモリセルの読み出し動作において、センスアンプは、第1メモリセルの書き込みが終了している場合、第1メモリセルから読み出したデータを読み出しデータとしてデータレジスタに送信し、第1メモリセルの書き込みが終了していない場合、ラッチ回路が保持する書き込みデータを読み出しデータとしてデータレジスタに送信する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)