処理中

しばらくお待ちください...

設定

設定

1. WO2018198184 - 再構成制御装置

公開番号 WO/2018/198184
公開日 01.11.2018
国際出願番号 PCT/JP2017/016332
国際出願日 25.04.2017
IPC
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
11
エラー検出;エラー訂正;監視
07
故障の発生への応答,例.耐故障性
16
ハードウェアに冗長性を持たせることによるデータのエラー検出または訂正
20
エラーを能動的にマスクすることによるもの,例.故障要素を切り離すことによるものまたは予備の要素に切り換えることによるもの
G06F 11/20 (2006.01)
CPC
出願人
  • 株式会社日立製作所 HITACHI, LTD. [JP/JP]; 東京都千代田区丸の内一丁目6番6号 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280, JP
発明者
  • 酒田 輝昭 SAKATA Teruaki; JP
  • 広津 鉄平 HIROTSU Teppei; JP
代理人
  • 戸田 裕二 TODA Yuji; JP
優先権情報
公開言語 (言語コード) 日本語 (JA)
出願言語 (言語コード) 日本語 (JA)
指定国 (国コード)
発明の名称
(EN) RECONFIGURATION CONTROL DEVICE
(FR) DISPOSITIF DE COMMANDE DE RECONFIGURATION
(JA) 再構成制御装置
要約
(EN)
In order to achieve high performance and high reliability using a conventional multicore processor and a lockstep core, it is necessary to add a redundant lockstep core that executes a program on behalf of the multicore processor when an error occurs in the multicore processor, resulting in increased circuit area and increased cost and power consumption. The present invention solves this problem. According to the present invention, if an error occurs in a multicore processor on which a software program is running, then the software program is caused to run as degenerated software on a core that has switched from a lockstep operation to a multicore operation, thereby ensuring safe operation of the control system.
(FR)
Afin d'atteindre un haut degré de performances et de fiabilité à l'aide d'un processeur multicœur classique et d'un cœur en mode synchronisé, il est nécessaire d'ajouter un cœur en mode synchronisé redondant qui exécute un programme pour le compte du processeur multicœur lorsqu'une erreur se produit dans le processeur multicœur, ce qui résulte en un accroissement de la zone de circuit, des coûts et de la consommation d'énergie. La présente invention résout ce problème. Selon la présente invention, si une erreur se produit dans un processeur multicœur sur lequel un programme logiciel est exécuté, alors le programme logiciel est amené à s'exécuter en tant que logiciel dégénéré sur un cœur qui a commuté d'une opération en mode synchronisé (mode "lockstep") à une opération multicœur, garantissant ainsi un fonctionnement sûr du système de commande.
(JA)
本発明は、従来のマルチコアとロックステップコアで高性能と高信頼を実現しようとする場合、エラーが起きたマルチコアのプログラムを実行するためのロックステップコアを冗長に用意する必要があり、回路面積が増大しコストと消費電力が増大するという問題を解決する。本発明は、エラーが発生したマルチコア上で動作していたソフトウェアプログラムを、ロックステップ動作からマルチコア動作に切り替えたコア上で縮退したソフトウェアとして動作させることで制御システムの安全な動作を担保する。
他の公開
国際事務局に記録されている最新の書誌情報