このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018193956) LED駆動回路
国際事務局に記録されている最新の書誌情報第三者情報を提供

国際公開番号: WO/2018/193956 国際出願番号: PCT/JP2018/015345
国際公開日: 25.10.2018 国際出願日: 12.04.2018
IPC:
H05B 37/02 (2006.01)
H 電気
05
他に分類されない電気技術
B
電気加熱;他に分類されない電気照明
37
電気的光源の回路装置一般
02
制御
出願人:
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 大阪府堺市堺区匠町1番地 1, Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
発明者:
寶田 武 TAKARADA, Takeshi; --
代理人:
島田 明宏 SHIMADA, Akihiro; JP
川原 健児 KAWAHARA, Kenji; JP
奥田 邦廣 OKUDA, Kunihiro; JP
河本 悟 KAWAMOTO, Satoru; JP
優先権情報:
2017-08281019.04.2017JP
発明の名称: (EN) LED DRIVE CIRCUIT
(FR) CIRCUIT D'ATTAQUE DE DEL
(JA) LED駆動回路
要約:
(EN) A variable resistance circuit configured such that a resistance value changes in stages according to analog dimming voltage is externally attached to an LED drive IC for PWM dimming. The variable resistance circuit may include a plurality of series-connected first resistors, a plurality of series-connected second resistors, and one or more FETs. One end of the plurality of series-connected first resistors is connected to a terminal of the LED drive IC, the analog dimming voltage is applied to one end of a plurality of series-connected second elements, a switching element is parallel-connected to any of the first resistors, and a gate terminal of the FET is connected to a connection point of any of the plurality of second resistors. Consequently, an LED drive circuit for performing analog dimming at low cost is provided.
(FR) L'invention concerne un circuit à résistance variable, configuré de sorte qu'une valeur de résistance change par étapes en fonction d'une tension analogique graduelle qui est fixée à l'extérieur à un circuit intégré (CI) d'attaque de DEL, pour une gradation de modulation d'impulsions en durée (PWM). Le circuit à résistance variable peut comprendre une pluralité de premières résistances branchées en série, une pluralité de secondes résistances branchées en série et un ou plusieurs TEC. Une extrémité de la pluralité de premières résistances branchées en série est connectée à une borne du CI d'attaque de DEL, la tension analogique graduelle est appliquée à une extrémité d'une pluralité de seconds éléments branchés en série, un élément de commutation est branché en parallèle à l'une quelconque des premières résistances et une borne de grille du FET est connectée à un point de connexion de l'une quelconque des secondes résistances. Par conséquent, l'invention concerne un circuit d'attaque de DEL pour effectuer une gradation analogique à faible coût.
(JA) PWM調光用のLED駆動ICに、アナログ調光電圧に応じて抵抗値が段階的に変化するように構成された可変抵抗回路を外付けする。可変抵抗回路は、直列接続された複数の第1抵抗と、直列接続された複数の第2抵抗と、1個以上のFETとを含んでいてもよい。直列接続された複数の第1抵抗の一端はLED駆動ICの端子に接続され、直列接続された複数の第2素子の一端にはアナログ調光電圧が印加され、スイッチング素子はいずれかの第1抵抗と並列に接続され、FETのゲート端子は複数の第2抵抗のいずれかの接続点に接続される。これにより、アナログ調光を低コストで行うLED駆動回路を提供する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)