このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018193912) 走査信号線駆動回路およびそれを備える表示装置
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/193912 国際出願番号: PCT/JP2018/015056
国際公開日: 25.10.2018 国際出願日: 10.04.2018
IPC:
G09G 3/36 (2006.01) ,G02F 1/133 (2006.01) ,G09G 3/20 (2006.01)
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
34
独立の光源よりの光の制御によるもの
36
液晶を用いるもの
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
出願人:
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 大阪府堺市堺区匠町1番地 1, Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
発明者:
竹内 洋平 TAKEUCHI, Yohei; --
渡部 卓哉 WATANABE, Takuya; --
岩瀬 泰章 IWASE, Yasuaki; --
田川 晶 TAGAWA, Akira; --
代理人:
島田 明宏 SHIMADA, Akihiro; JP
川原 健児 KAWAHARA, Kenji; JP
奥田 邦廣 OKUDA, Kunihiro; JP
河本 悟 KAWAMOTO, Satoru; JP
優先権情報:
2017-08103017.04.2017JP
発明の名称: (EN) SCANNING SIGNAL LINE DRIVING CIRCUIT AND DISPLAY DEVICE EQUIPPED WITH SAME
(FR) CIRCUIT D'ATTAQUE DE LIGNE DE SIGNAL DE BALAYAGE ET DISPOSITIF D'AFFICHAGE ÉQUIPÉ DE CE DERNIER
(JA) 走査信号線駆動回路およびそれを備える表示装置
要約:
(EN) The present invention provides a gate driver (scanning-signal-line driving circuit ) capable of immediately shutting down a gate output without degrading a transistor. A gate output shut-off transistor (T01) and a gate output stabilization transistor (T02) are provided near the output area of a unit circuit that constitutes a shift register. A first low gate voltage (Vgl1) which is a level conventionally used to turn off a pixel TFT is applied to the source terminal of the gate output stabilization transistor (T02). A second low gate voltage (Vgl2) which is a level lower than the voltage level of the first low gate voltage (Vgl1) is applied to the source terminal of the gate output shut-off transistor (T01). When shutting down the gate output, the gate output shut-off transistor (T01) is turned on and then the gate output stabilization transistor (T02) is turned on.
(FR) La présente invention concerne un circuit d'attaque de grille (un circuit d'attaque de ligne de signal de balayage) qui peut arrêter immédiatement une sortie de grille sans dégrader un transistor. Un transistor d'arrêt de sortie de grille (T01) et un transistor de stabilisation de sortie de grille (T02) sont disposés à proximité de la zone de sortie d'un circuit unitaire qui constitue un registre à décalage. Une première faible tension de grille (Vgl1) qui est un niveau utilisé de manière classique pour mettre hors tension un transistor TFT de pixel, est appliquée à la borne de source du transistor de stabilisation de sortie de grille (T02). Une seconde faible tension de grille (Vgl2) qui est un niveau inférieur au niveau de tension de la première faible tension de grille (Vgl1), est appliquée à la borne de source du transistor d'arrêt de sortie de grille (T01). Lors de l'arrêt de la sortie de grille, le transistor d'arrêt de sortie de grille (T01) est mis sous tension et, ensuite, le transistor de stabilisation de sortie de grille (T02) est mis sous tension.
(JA) トランジスタの劣化を生ずることなくゲート出力を速やかに立ち下げることができるゲートドライバ(走査信号線駆動回路)を実現する。 シフトレジスタを構成する単位回路の出力部近傍に、ゲート出力立ち下げトランジスタ(T01)とゲート出力安定化トランジスタ(T02)とが設けられる。ゲート出力安定化トランジスタ(T02)のソース端子には、従来より画素TFTをオフ状態にするために用いられている電圧レベルを有する第1のゲートロー電圧(Vgl1)が与えられ、ゲート出力立ち下げトランジスタ(T01)のソース端子には、第1のゲートロー電圧(Vgl1)の電圧レベルよりも低い電圧レベルを有する第2のゲートロー電圧(Vgl2)が与えられる。ゲート出力の立ち下げの際、ゲート出力立ち下げトランジスタ(T01)をオン状態にした後にゲート出力安定化トランジスタ(T02)をオン状態にする。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)