このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018185967) 薄膜トランジスタ基板及びその製造方法
国際事務局に記録されている最新の書誌情報第三者情報を提供

国際公開番号: WO/2018/185967 国際出願番号: PCT/JP2017/041050
国際公開日: 11.10.2018 国際出願日: 15.11.2017
IPC:
H01L 21/336 (2006.01) ,C23C 14/08 (2006.01) ,G02F 1/1343 (2006.01) ,G02F 1/1368 (2006.01) ,G09F 9/00 (2006.01) ,G09F 9/30 (2006.01) ,H01L 21/363 (2006.01) ,H01L 27/32 (2006.01) ,H01L 29/786 (2006.01) ,H01L 51/50 (2006.01) ,H05B 33/02 (2006.01) ,H05B 33/10 (2006.01) ,H05B 33/26 (2006.01)
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18
不純物,例.ドーピング材料,を含むまたは含まない周期律表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
334
ユニポーラ型の装置の製造のための多段階工程
335
電界効果トランジスタ
336
絶縁ゲートを有するもの
C 化学;冶金
23
金属質材料への被覆;金属質材料による材料への被覆;化学的表面処理;金属質材料の拡散処理;真空蒸着,スパッタリング,イオン注入法,または化学蒸着による被覆一般;金属質材料の防食または鉱皮の抑制一般
C
金属質への被覆;金属材料による材料への被覆;表面への拡散,化学的変換または置換による,金属材料の表面処理;真空蒸着,スパッタリング,イオン注入法,または化学蒸着による被覆一般
14
被覆形成材料の真空蒸着,スパッタリングまたはイオン注入法による被覆
06
被覆材料に特徴のあるもの
08
酸化物
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
1333
構造配置
1343
電極
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
136
半導体の層または基板と構造上組み合された液晶セル,例.集積回路の一部を構成するセル
1362
アクティブマトリックスセル
1368
スイッチング素子が三端子の素子であるもの
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
30
必要な文字が個々の要素を組み合わせることによって形成されるもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
34
不純物,例.ドーピング材料,を含むまたは含まない21/06,21/16および21/18に分類されない半導体本体を有する装置
36
基板上への半導体材料の析出,例.エピタキシャル成長
363
物理的析出を用いるもの,例.真空蒸着,スパッタリング
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
27
1つの共通基板内または上に形成された複数の半導体構成部品または他の固体構成部品からなる装置
28
能動部分として有機材料を用い,または能動部分として有機材料と他の材料との組み合わせを用いる構成部品を含むもの
32
光放出に特に適用される構成部品を有するもの,例.有機発光ダイオードを使用したフラットパネル・ディスプレイ
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
29
整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部(31/00~47/00,51/05が優先;半導体本体または電極以外の細部23/00;1つの共通基板内または上に形成された複数の固体構成部品からなる装置27/00
66
半導体装置の型
68
整流,増幅またはスイッチされる電流を流さない電極に電流のみまたは電位のみを与えることにより制御できるもの
76
ユニポーラ装置
772
電界効果トランジスタ
78
絶縁ゲートによって生じる電界効果を有するもの
786
薄膜トランジスタ
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
51
能動部分として有機材料を用い,または能動部分として有機材料と他の材料との組み合わせを用いる固体装置;このような装置またはその部品の製造または処理に特に適用される方法または装置
50
光放出に特に適用されるもの,例.有機発光ダイオード(OLED)または高分子発光ダイオード(PLED)
H 電気
05
他に分類されない電気技術
B
電気加熱;他に分類されない電気照明
33
エレクトロルミネッセンス光源
02
細部
H 電気
05
他に分類されない電気技術
B
電気加熱;他に分類されない電気照明
33
エレクトロルミネッセンス光源
10
エレクトロルミネッセンス光源の製造に特に適用する装置または方法
H 電気
05
他に分類されない電気技術
B
電気加熱;他に分類されない電気照明
33
エレクトロルミネッセンス光源
12
実質的に2次元放射面をもつ光源
26
電極として使用される導電物質の配置あるいは組成によって特徴づけられたもの
出願人:
三菱電機株式会社 MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区丸の内二丁目7番3号 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
発明者:
古畑 武夫 FURUHATA Takeo; JP
藤野 俊明 FUJINO Toshiaki; JP
井上 和式 INOUE Kazunori; JP
代理人:
吉竹 英俊 YOSHITAKE Hidetoshi; JP
有田 貴弘 ARITA Takahiro; JP
優先権情報:
2017-07340503.04.2017JP
発明の名称: (EN) THIN-FILM TRANSISTOR SUBSTRATE AND METHOD FOR MANUFACTURING SAME
(FR) SUBSTRAT DE TRANSISTOR À COUCHES MINCES, AINSI QUE PROCÉDÉ DE FABRICATION
(JA) 薄膜トランジスタ基板及びその製造方法
要約:
(EN) The purpose of the present invention is to provide a feature with which it is possible to suppress light having a harmful wavelength from reaching an active layer. A thin-film transistor substrate comprises: an active layer 5 arranged on a gate insulating film 2, overlapping in plan view with a gate electrode 3, and including an oxide semiconductor; a source electrode 4 and a drain electrode 6, each connected to the active layer 5; a protective insulating film 8 arranged on an active layer 1, the source electrode 4, and the drain electrode 6; and a pixel electrode 7 arranged on an insulating film that includes the gate insulating film 2 or the gate insulating film 2 and the protective insulating film 8, and above an absorption layer 1, the pixel electrode 7 being connected to the drain electrode 6.
(FR) Le but de la présente invention est de fournir un élément permettant d'empêcher qu'une lumière ayant une longueur d'onde nocive n'atteigne une couche active. Un substrat de transistor à couches minces comprend : une couche active (5) disposée sur un film d'isolation de grille (2), chevauchant, dans une vue en plan, une électrode de grille (3), et comprenant un oxyde semi-conducteur ; une électrode de source (4) et une électrode de drain (6), chacune étant connectée à la couche active (5) ; un film isolant protecteur (8) disposé sur une couche active (1), l'électrode de source (4) et l'électrode de drain (6) ; et une électrode de pixel (7) disposée sur un film isolant qui comprend le film d'isolation de grille (2) ou le film d'isolation de grille (2) et le film isolant protecteur (8), et au-dessus d'une couche d'absorption (1), l'électrode de pixel (7) étant connectée à l'électrode de drain (6).
(JA) 有害な波長の光が活性層に到達することを抑制可能な技術を提供することを目的とする。薄膜トランジスタ基板は、ゲート絶縁膜2上に配設され、ゲート電極3と平面視で重ねられた、酸化物半導体を含む活性層5と、活性層5にそれぞれ接続されたソース電極4及びドレイン電極6と、活性層1、ソース電極4及びドレイン電極6上に配設された保護絶縁膜8と、ゲート絶縁膜2またはゲート絶縁膜2及び保護絶縁膜8を含む絶縁膜上で、かつ吸収層1上方に配設され、ドレイン電極6に接続された画素電極7とを備える。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)