WIPO logo
Mobile | Deutsch | English | Español | Français | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

国際・国内特許データベース検索
World Intellectual Property Organization
オプション
検索言語
語幹処理適用
並び替え:
表示件数
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018181266) アクティブマトリクス基板、及びそれを備えた表示装置
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/181266 国際出願番号: PCT/JP2018/012336
国際公開日: 04.10.2018 国際出願日: 27.03.2018
IPC:
G09F 9/30 (2006.01) ,G02F 1/1368 (2006.01) ,G09G 3/20 (2006.01) ,G09G 3/36 (2006.01)
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
30
必要な文字が個々の要素を組み合わせることによって形成されるもの
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
136
半導体の層または基板と構造上組み合された液晶セル,例.集積回路の一部を構成するセル
1362
アクティブマトリックスセル
1368
スイッチング素子が三端子の素子であるもの
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
34
独立の光源よりの光の制御によるもの
36
液晶を用いるもの
出願人: SHARP KABUSHIKI KAISHA[JP/JP]; 1 Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
発明者: YOKONO Tokihiro; --
NISHIYAMA Takayuki; --
YONEBAYASHI Ryo; --
TANAKA Kohhei; --
代理人: KAWAKAMI Keiko; JP
MATSUYAMA Takao; JP
優先権情報:
2017-06888130.03.2017JP
発明の名称: (EN) ACTIVE MATRIX SUBSTRATE AND DISPLAY DEVICE INCLUDING SAME
(FR) SUBSTRAT DE MATRICE ACTIVE ET DISPOSITIF D’AFFICHAGE L’INCLUANT
(JA) アクティブマトリクス基板、及びそれを備えた表示装置
要約:
(EN) The present invention provides a technology which is capable of reducing luminance unevenness of pixels. This active matrix substrate is provided with, for each pixel, a plurality of pixel electrodes PXB connected to gate lines 13 and source lines 15. In addition, the active matrix substrate is provided with: a common electrode 14 disposed facing the plurality of pixel electrodes PXB; and auxiliary wirings 17 connected to the common electrode 14. In addition, the active matrix substrate is provided with a plurality of driving circuits which drive respective gate lines 13 at a portion of a display area. The driving circuit is connected to a control wiring through which a driving signal is supplied. The driving signal repeats a first potential and a second potential which is lower than the first potential in a constant cycle. The control wirings 17 include a wiring portion 161 which is approximately parallel to the gate lines 13. The auxiliary wirings 17 are connected with the common electrode 14 between the wiring portion 161 and capacity forming regions r in which the common electrode 14 form capacities with the pixel electrodes PXB which are connected to the gate lines 13(n), 13(n+2) that are capable of being switched to a non-selection state in a period when the potential of the wiring portion 161 is lowered.
(FR) La présente invention concerne une technologie qui peut réduire l’inégalité de luminance de pixels. Ce substrat de matrice active comporte, pour chaque pixel, une pluralité d’électrodes de pixel (PXB) connectées à des lignes de grille (13) et à des lignes de source (15). De plus, le substrat de matrice active comporte : une électrode commune (14) disposée en face de la pluralité d’électrodes de pixel (PXB) ; et des câblages auxiliaires (17) connectés à l’électrode commune (14). De plus, le substrat de matrice active comporte une pluralité de circuits d’attaque qui assurent l’attaque des lignes de grille (13) respectives au niveau d'une partie d’une zone d’affichage. Le circuit d’attaque est connecté à un câblage de commande à travers lequel est émis un signal d’attaque. Le signal d’attaque répète un premier potentiel et un deuxième potentiel qui est inférieur au premier potentiel selon un cycle constant. Les câblages de commande (17) incluent une partie de câblage (161) qui est approximativement parallèle aux lignes de grille (13). Les câblages auxiliaires (17) sont connectés à l’électrode commune (14) entre la partie de câblage (161) et des zones (r) formant une capacité dans lesquelles l’électrode commune (14) forme des capacités avec les électrodes de pixel (PXB) qui sont connectées aux lignes de grille (13(n), 13(n+2)) qui peuvent être commutées sur un état de non-sélection durant une période pendant laquelle le potentiel de la partie de câblage (161) est réduit.
(JA) 画素の輝度むらを軽減し得る技術を提供すること。アクティブマトリクス基板は、画素ごとに、ゲート線13とソース線15とに接続された複数の画素電極PXBを備える。また、アクティブマトリクス基板は、複数の画素電極PXBに対向して配置された共通電極14と、共通電極14と接続された補助配線17とを備える。さらに、アクティブマトリクス基板は、表示領域の一部に、各ゲート線13を駆動するための複数の駆動回路を備える。駆動回路は、駆動用信号を供給する制御配線と接続される。駆動用信号は、一定の周期で第1の電位と前記第1の電位よりも低い第2の電位とを繰り返す。制御配線は、ゲート線13に略平行な配線部分161を有する。補助配線17は、配線部分161の電位が低下する期間において非選択状態に切り替えられるゲート線13(n)、13(n+2)と接続された画素電極PXBが共通電極14と容量を形成する容量形成領域rと配線部分161との間において、共通電極14と接続される。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)