このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018179352) 半導体装置の製造方法および記録媒体
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2018/179352 国際出願番号: PCT/JP2017/013632
国際公開日: 04.10.2018 国際出願日: 31.03.2017
IPC:
H01L 21/3065 (2006.01) ,H01L 21/31 (2006.01) ,H01L 21/336 (2006.01) ,H01L 27/115 (2017.01) ,H01L 29/788 (2006.01) ,H01L 29/792 (2006.01)
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18
不純物,例.ドーピング材料,を含むまたは含まない周期律表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
30
21/20~21/26に分類されない方法または装置を用いる半導体本体の処理
302
表面の物理的性質または形状を変換するため,例.エッチング,ポリシング,切断
306
化学的または電気的処理,例.電解エッチング
3065
プラズマエッチング;反応性イオンエッチング
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18
不純物,例.ドーピング材料,を含むまたは含まない周期律表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
30
21/20~21/26に分類されない方法または装置を用いる半導体本体の処理
31
半導体本体上への絶縁層の形成,例.マスキング用またはフォトリソグラフィック技術の使用によるもの;これらの層の後処理;これらの層のための材料の選択
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18
不純物,例.ドーピング材料,を含むまたは含まない周期律表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
334
ユニポーラ型の装置の製造のための多段階工程
335
電界効果トランジスタ
336
絶縁ゲートを有するもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
27
1つの共通基板内または上に形成された複数の半導体構成部品または他の固体構成部品からなる装置
02
整流,発振,増幅またはスイッチングに特に適用される半導体構成部品を含むものであり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁を有する集積化された受動回路素子を含むもの
04
基板が半導体本体であるもの
10
複数の個々の構成部品を反復した形で含むもの
105
電界効果構成部品を含むもの
112
リードオンリーメモリ構造
115
電気的にプログラム可能な読み出し専用メモリ
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
29
整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部(31/00~47/00,51/05が優先;半導体本体または電極以外の細部23/00;1つの共通基板内または上に形成された複数の固体構成部品からなる装置27/00
66
半導体装置の型
68
整流,増幅またはスイッチされる電流を流さない電極に電流のみまたは電位のみを与えることにより制御できるもの
76
ユニポーラ装置
772
電界効果トランジスタ
78
絶縁ゲートによって生じる電界効果を有するもの
788
浮遊ゲートを有するもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
29
整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部整流,増幅,発振またはスイッチングに特に適用される半導体装置であり,少なくとも1つの電位障壁または表面障壁を有するもの;少なくとも1つの電位障壁または表面障壁,例.PN接合空乏層またはキャリア集中層,を有するコンデンサーまたは抵抗器;半導体本体または電極の細部(31/00~47/00,51/05が優先;半導体本体または電極以外の細部23/00;1つの共通基板内または上に形成された複数の固体構成部品からなる装置27/00
66
半導体装置の型
68
整流,増幅またはスイッチされる電流を流さない電極に電流のみまたは電位のみを与えることにより制御できるもの
76
ユニポーラ装置
772
電界効果トランジスタ
78
絶縁ゲートによって生じる電界効果を有するもの
792
電荷トラッピングゲート絶縁体,例.MNOSメモリトランジスタ,を有するもの
出願人:
株式会社KOKUSAI ELECTRIC KOKUSAI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区神田鍛冶町三丁目4番地 3-4, Kandakaji-cho, Chiyoda-ku, TOKYO 1010045, JP
発明者:
竹島 雄一郎 TAKESHIMA, Yuichiro; JP
中山 雅則 NAKAYAMA, Masanori; JP
舟木 克典 FUNAKI, Katsunori; JP
坪田 康寿 TSUBOTA, Yasutoshi; JP
井川 博登 IGAWA, Hiroto; JP
優先権情報:
発明の名称: (EN) METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE, AND RECORDING MEDIUM
(FR) PROCÉDÉ DE FABRICATION D'UN DISPOSITIF À SEMICONDUCTEUR ET SUPPORT D'ENREGISTREMENT
(JA) 半導体装置の製造方法および記録媒体
要約:
(EN) The present invention has: a step for placing, on a substrate placing table, a substrate having a recessed structure formed of a silicon film, said recessed structure having, on the inner surface thereof, a modified layer formed by modifying a surface layer of the silicon film by performing etching with respect to the inside of the recessed structure; a step for supplying an oxygen-containing gas to the inside of a substrate treatment chamber; a step for starting, in a plasma generation space, generation of plasma of the oxygen-containing gas; and a step for oxidizing, using the plasma, the surface of the silicon film having the modified layer formed thereon, said modified layer being exposed in the recessed structure of the substrate. Consequently, a sacrificial oxide film having excellent in-plane film thickness uniformity is formed with respect to the recessed structure inner surface on the substrate surface.
(FR) La présente invention comprend : une étape de placement, sur une table de placement de substrat, d'un substrat ayant une structure évidée formée d'un film de silicium, ladite structure évidée ayant, sur sa surface interne, une couche modifiée formée par modification d'une couche de surface du film de silicium par réalisation d'une gravure par rapport à l'intérieur de la structure évidée; une étape consistant à fournir un gaz contenant de l'oxygène à l'intérieur d'une chambre de traitement de substrat; une étape consistant à démarrer, dans un espace de génération de plasma, la génération de plasma du gaz contenant de l'oxygène; et une étape d'oxydation, à l'aide du plasma, de la surface du film de silicium sur laquelle est formée la couche modifiée, ladite couche modifiée étant exposée dans la structure évidée du substrat. Par conséquent, un film d'oxyde sacrificiel ayant une excellente uniformité d'épaisseur de film dans le plan est formé par rapport à la surface interne de la structure évidée sur la surface du substrat.
(JA) シリコン膜により形成された凹状構造を有する基板であって、凹状構造の内面には、凹状構造内に対するエッチング処理によりシリコン膜の表層が変質して生じた変質層が形成されている基板を基板載置台に載置する工程と、基板処理室内に酸素含有ガスを供給する工程と、プラズマ生成空間において酸素含有ガスのプラズマ生成を開始する工程と、プラズマにより、基板の凹状構造内において露出している変性層が形成されたシリコン膜の表面を酸化する工程と、を有する。これにより、基板面上の凹状構造の内面に対して、面内膜厚均一性の良好な犠牲酸化膜を形成する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)