このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018161093) GRAPHENE BASED IN-PLANE MICRO-SUPERCAPACITORS
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/161093 国際出願番号: PCT/US2018/021187
国際公開日: 07.09.2018 国際出願日: 06.03.2018
IPC:
H01L 23/48 (2006.01) ,H01L 23/64 (2006.01) ,H01L 23/52 (2006.01) ,H01L 23/522 (2006.01) ,H01L 23/532 (2006.01) ,H01L 23/66 (2006.01)
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
23
半導体または他の固体装置の細部
48
動作中の固体本体からまたは固体本体へ電流を導く装置,例.リードまたは端子装置
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
23
半導体または他の固体装置の細部
58
他に分類されない半導体装置用構造的電気的装置
64
インピーダンス装置
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
23
半導体または他の固体装置の細部
52
動作中の装置内の1つの構成部品から他の構成部品へ電流を導く装置
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
23
半導体または他の固体装置の細部
52
動作中の装置内の1つの構成部品から他の構成部品へ電流を導く装置
522
半導体本体上に分離できないように形成された導電層及び絶縁層の多層構造からなる外部の相互接続を含むもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
23
半導体または他の固体装置の細部
52
動作中の装置内の1つの構成部品から他の構成部品へ電流を導く装置
522
半導体本体上に分離できないように形成された導電層及び絶縁層の多層構造からなる外部の相互接続を含むもの
532
材料に特徴のあるもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
23
半導体または他の固体装置の細部
58
他に分類されない半導体装置用構造的電気的装置
64
インピーダンス装置
66
高周波適用
出願人:
POHLMAN, William [US/US]; US
発明者:
POHLMAN, William; US
代理人:
PLAGER, Mark; US
O'BRIEN, Michael; US
優先権情報:
15/791,79224.10.2017US
62/466,20602.03.2017US
発明の名称: (EN) GRAPHENE BASED IN-PLANE MICRO-SUPERCAPACITORS
(FR) MICRO-SUPERCONDENSATEURS PLANAIRES À BASE DE GRAPHÈNE
要約:
(EN) This invention relates to electrical circuitry. Previously, integrated circuits utilized aluminum or copper deposition for power distribution, but this was inefficient. Embodiments of the present invention use at least one layer of graphene deposited across the integrated circuit layers in order to increase the efficiency of the integrated circuit.
(FR) La présente invention concerne des circuits électriques. Auparavant, des circuits intégrés utilisaient un dépôt d'aluminium ou de cuivre pour la distribution de puissance, mais cela était inefficace. Des modes de réalisation de la présente invention utilisent au moins une couche de graphène déposée à travers les couches de circuit intégré afin d'augmenter l'efficacité du circuit intégré.
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 英語 (EN)
国際出願言語: 英語 (EN)