このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018158651) 表示パネル、表示装置、入出力装置および情報処理装置
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/158651 国際出願番号: PCT/IB2018/051017
国際公開日: 07.09.2018 国際出願日: 20.02.2018
IPC:
G09F 9/30 (2006.01) ,G02F 1/1368 (2006.01) ,G09F 9/00 (2006.01) ,G09G 3/20 (2006.01) ,G09G 3/36 (2006.01) ,H01L 27/32 (2006.01) ,H01L 51/50 (2006.01) ,H05B 33/12 (2006.01) ,H05B 33/14 (2006.01)
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
30
必要な文字が個々の要素を組み合わせることによって形成されるもの
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
136
半導体の層または基板と構造上組み合された液晶セル,例.集積回路の一部を構成するセル
1362
アクティブマトリックスセル
1368
スイッチング素子が三端子の素子であるもの
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
G 物理学
09
教育;暗号方法;表示;広告;シール
G
静的手段を用いて可変情報を表示する表示装置の制御のための装置または回路
3
陰極線管以外の可視的表示器にのみ関連した,制御装置または回路
20
マトリックス状に配置された個々の要素の組み合わせによりその集合を構成することによって多数の文字の集合,例.1頁,を表示するためのもの
34
独立の光源よりの光の制御によるもの
36
液晶を用いるもの
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
27
1つの共通基板内または上に形成された複数の半導体構成部品または他の固体構成部品からなる装置
28
能動部分として有機材料を用い,または能動部分として有機材料と他の材料との組み合わせを用いる構成部品を含むもの
32
光放出に特に適用される構成部品を有するもの,例.有機発光ダイオードを使用したフラットパネル・ディスプレイ
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
51
能動部分として有機材料を用い,または能動部分として有機材料と他の材料との組み合わせを用いる固体装置;このような装置またはその部品の製造または処理に特に適用される方法または装置
50
光放出に特に適用されるもの,例.有機発光ダイオード(OLED)または高分子発光ダイオード(PLED)
H 電気
05
他に分類されない電気技術
B
電気加熱;他に分類されない電気照明
33
エレクトロルミネッセンス光源
12
実質的に2次元放射面をもつ光源
H 電気
05
他に分類されない電気技術
B
電気加熱;他に分類されない電気照明
33
エレクトロルミネッセンス光源
12
実質的に2次元放射面をもつ光源
14
エレクトロルミネッセンス材料の配置あるいは化学的または物理的組成によって特徴づけられたもの
出願人:
株式会社半導体エネルギー研究所 SEMICONDUCTOR ENERGY LABORATORY CO., LTD. [JP/JP]; 神奈川県厚木市長谷398 398, Hase, Atsugi-shi, Kanagawa 2430036, JP
発明者:
山崎舜平 YAMAZAKI, Shunpei; JP
高橋圭 TAKAHASHI, Kei; JP
優先権情報:
2017-04032903.03.2017JP
2017-10058922.05.2017JP
発明の名称: (EN) DISPLAY PANEL, DISPLAY DEVICE, INPUT/OUTPUT DEVICE, AND INFORMATION PROCESSING DEVICE
(FR) PANNEAU D'AFFICHAGE, DISPOSITIF D'AFFICHAGE, DISPOSITIF D'ENTRÉE/SORTIE ET DISPOSITIF DE TRAITEMENT D'INFORMATIONS
(JA) 表示パネル、表示装置、入出力装置および情報処理装置
要約:
(EN) Provided is a novel display panel that is excellent in convenience or reliability. A display panel that has a buffer amplifier and a display area. The buffer amplifier comprises a first transistor and a second transistor. The display area comprises signal lines and pixels. The pixels comprise pixel circuits. The pixel circuits comprise a third transistor. The signal lines are electrically connected to a source electrode or a drain electrode of the first transistor, to a source electrode or a drain electrode of the second transistor, and to a source electrode or a drain electrode of the third transistor. The first transistor comprises a first semiconductor. The second transistor comprises a second semiconductor. The third transistor comprises a third semiconductor. The third semiconductor includes an element that is included in the second semiconductor.
(FR) L’invention concerne un panneau d’affichage novateur dont la commodité et la fiabilité sont excellentes. Ledit panneau d'affichage comprend un amplificateur tampon et une zone d'affichage. Le dispositif semi-conducteur comprend un premier transistor et un deuxième transistor. La zone d'affichage comprend des lignes de signaux et des pixels. Les pixels comprennent des circuits de pixels. Les circuits de pixels comprennent un troisième transistor. Les lignes de signaux sont connectées électriquement à une électrode source ou à une électrode de drain du premier transistor, à une électrode source ou à une électrode de drain du deuxième transistor, ainsi qu'à une électrode de source ou à une électrode de drain du troisième transistor. Le premier transistor comprend un premier semi-conducteur. Le deuxième transistor comprend un deuxième semi-conducteur. Le troisième transistor comprend un troisième semi-conducteur. Le troisième semi-conducteur comprend un élément qui est inclus dans le deuxième semi-conducteur.
(JA) 要約書 利便性または信頼性に優れた新規な表示パネルを提供する。 バッファアンプと、 表示領域と、 を有する表示パネルであって、 バッファアンプは第1のトランジス タおよび第2のトランジスタを備え、表示領域は信号線および画素を備える。画素は画素回路を備え、 画素回路は第3のトランジスタを備える。 また、 信号線は第1のトランジスタのソース電極またはド レイン電極と電気的に接続され、第2のトランジスタのソース電極またはドレイン電極と電気的に接 続され、 第3のトランジスタのソース電極またはドレイン電極と電気的に接続される。 また、 第1の トランジスタは、 第1の半導体を備え、 第2のトランジスタは、 第2の半導体を備え、 第3のトラン ジスタは、第3の半導体を備え、第3の半導体は、第2の半導体に含まれる元素を含む。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)