このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018122920) 終端器
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2018/122920 国際出願番号: PCT/JP2016/088705
国際公開日: 05.07.2018 国際出願日: 26.12.2016
IPC:
H01P 1/26 (2006.01) ,H01P 5/02 (2006.01)
H 電気
01
基本的電気素子
P
導波管;導波管型の共振器,線路または他の装置
1
補助装置
24
終端装置
26
損失のある終端
H 電気
01
基本的電気素子
P
導波管;導波管型の共振器,線路または他の装置
5
導波管型の結合装置
02
一定の結合係数をもつもの
出願人:
三菱電機株式会社 MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区丸の内二丁目7番3号 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
発明者:
石橋 秀則 ISHIBASHI, Hidenori; JP
垂井 幸宣 TARUI, Yukinobu; JP
小野寺 祐子 ONODERA, Yuko; JP
青山 裕之 AOYAMA, Hiroyuki; JP
米田 尚史 YONEDA, Naofumi; JP
代理人:
田澤 英昭 TAZAWA, Hideaki; JP
濱田 初音 HAMADA, Hatsune; JP
中島 成 NAKASHIMA, Nari; JP
坂元 辰哉 SAKAMOTO, Tatsuya; JP
辻岡 将昭 TSUJIOKA, Masaaki; JP
井上 和真 INOUE, Kazuma; JP
優先権情報:
発明の名称: (EN) TERMINAL DEVICE
(FR) DISPOSITIF DE BORNE
(JA) 終端器
要約:
(EN) This terminal device is provided with: lossy members (6-1), (6-2) that are arranged so as to partially overlap with branch conductors (4-1), (4-2) in a signal conductor (2) and that cause power of a signal flowing through the branch conductors (4-1), (4-2) to be lost; and via holes (7-1), (7-2) that respectively connect the output ends (2b-1), (2b-2) of the signal conductor (2) to a ground conductor (5), wherein the branch conductor (4-1) includes a delay circuit (8-1) that has an electrical length of 90 degrees.
(FR) L'invention concerne un dispositif de borne comprenant : des éléments à perte (6-1), (6-2) qui sont agencés de façon à se chevaucher partiellement avec des conducteurs de dérivation (4-1), (4-2) dans un conducteur de signal (2) et qui provoquent la perte de puissance d'un signal circulant à travers les conducteurs de dérivation (4-1), (4-2); et des trous d'interconnexion (7-1), (7-2) qui relient respectivement les extrémités de sortie (2b-1), (2b-2) du conducteur de signal (2) à un conducteur de masse (5), le conducteur de dérivation (4-1) comprenant un circuit à retard (8-1) qui a une longueur électrique de 90 degrés.
(JA) 信号導体(2)における分岐導体(4-1),(4-2)の一部とそれぞれ重なるように配置され、分岐導体(4-1),(4-2)を流れる信号の電力を損失させる損失性部材(6-1),(6-2)と、信号導体(2)の出力端(2b-1),(2b-2)のそれぞれと地導体(5)との間を接続するビアホール(7-1),(7-2)とを備え、分岐導体(4-1)が90度の電気長を有する遅延回路(8-1)を含んでいるように構成する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
JPWO2018122920