このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018117026) 電源回路
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/117026 国際出願番号: PCT/JP2017/045326
国際公開日: 28.06.2018 国際出願日: 18.12.2017
IPC:
G05F 1/56 (2006.01) ,G05F 3/26 (2006.01)
G 物理学
05
制御;調整
F
電気的変量または磁気的変量の調整システム
1
電気量の単一または複数の所望値からの偏差を系の出力部で検出し,系内の装置へフィードバックし,これにより検出量を単一または複数の所望値へ復元する自動制御系,すなわち反作用系
10
電圧または電流の調整
46
最終制御装置により実際に調整される変量が直流であるもの
56
最終制御装置として負荷と直列の半導体装置を使用するもの
G 物理学
05
制御;調整
F
電気的変量または磁気的変量の調整システム
3
自己調整特性を有する一つの非制御素子,または複数の素子から成る組合せであって自己調整特性を有するものによって,電気的変量を調整する非反作用系
02
電流または電圧の調整
08
直流のもの
10
非線形特性を有する非制御素子を使用するもの
16
半導体装置であるもの
20
ダイオードトランジスタの組合せを用いるもの
26
カレントミラー
出願人:
新日本無線株式会社 NEW JAPAN RADIO CO., LTD. [JP/JP]; 東京都中央区日本橋横山町3番10号 3-10, Nihonbashi Yokoyama-cho, Chuo-ku, Tokyo 1038456, JP
発明者:
佐賀 崇史 SAGA Takafumi; JP
永井 俊幸 NAGAI Toshiyuki; JP
大前 明紀 OHMAE Akinori; JP
代理人:
特許業務法人栄光特許事務所 EIKOH PATENT FIRM, P.C.; 東京都港区西新橋一丁目7番13号 虎ノ門イーストビルディング10階 Toranomon East Bldg. 10F, 7-13, Nishi-Shimbashi 1-chome, Minato-ku, Tokyo 1050003, JP
優先権情報:
2016-24976422.12.2016JP
発明の名称: (EN) POWER SUPPLY CIRCUIT
(FR) CIRCUIT D'ALIMENTATION ÉLECTRIQUE
(JA) 電源回路
要約:
(EN) A power supply circuit is equipped with: an output transistor (M7) that generates an output voltage (VOUT); an error amplifier that generates a control voltage (VG7) for the output transistor (M7) in accordance with a difference between a reference voltage (VREF1) and a feedback voltage (VFB1) corresponding to the output voltage; an overcurrent protection circuit (16) that controls the error amplifier in accordance with a monitoring result for the control voltage (VG7), thereby lowering the output voltage; and an undershoot detector (15) that detects undershoot of the output voltage and performs control so as to increase the driving force of the output transistor (M7).
(FR) L'invention concerne un circuit d'alimentation électrique équipé : d'un transistor de sortie (M7) qui génère une tension de sortie (VOUT) ; d'un amplificateur d'erreur qui génère une tension de commande (VG7) pour le transistor de sortie (M7) en fonction d'une différence entre une tension de référence (VREF1) et une tension de rétroaction (VFB1) correspondant à la tension de sortie ; d'un circuit de protection contre les surintensités (16) qui commande l'amplificateur d'erreur en fonction d'un résultat de surveillance pour la tension de commande (VG7), ce qui permet d'abaisser la tension de sortie ; et d'un détecteur de sous-modulation (15) qui détecte une sous-modulation de la tension de sortie et effectue une commande de manière à augmenter la force de pilotage du transistor de sortie (M7).
(JA) 出力電圧(VOUT)を生成する出力トランジスタ(M7)と、前記出力電圧に対応する帰還電圧(VFB1)と基準電圧(VREF1)の差分に応じて出力トランジスタ(M7)の制御電圧(VG7)を生成する誤差増幅器と、前記制御電圧(VG7)を監視した結果に応じて前記誤差増幅器を制御することで前記出力電圧を低下させる過電流保護回路(16)と、前記出力電圧のアンダーシュートを検出して出力トランジスタ(M7)の駆動力を大きくするよう制御するアンダーシュート検出器(15)とを備える。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)