このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018060570) STRUCTURE COMPRISING SINGLE-CRYSTAL SEMICONDUCTOR ISLANDS AND PROCESS FOR MAKING SUCH A STRUCTURE
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/060570 国際出願番号: PCT/FR2017/052529
国際公開日: 05.04.2018 国際出願日: 21.09.2017
予備審査請求日: 27.03.2018
IPC:
H01L 21/20 (2006.01)
H 電気
01
基本的電気素子
L
半導体装置,他に属さない電気的固体装置
21
半導体装置または固体装置またはそれらの部品の製造または処理に特に適用される方法または装置
02
半導体装置またはその部品の製造または処理
04
少なくとも一つの電位障壁または表面障壁,例.PN接合,空乏層,キャリア集中層,を有する装置
18
不純物,例.ドーピング材料,を含むまたは含まない周期律表第IV族の元素またはA↓I↓I↓IB↓V化合物から成る半導体本体を有する装置
20
基板上への半導体材料の析出,例.エピタキシャル成長
出願人:
SOITEC [FR/FR]; Parc Technologique des Fontaines Chemin des Franques 38190 Bernin, FR
発明者:
SOTTA, David; FR
KONONCHUK, Oleg; FR
BETHOUX, Jean-Marc; FR
代理人:
BREESE, Pierre; FR
優先権情報:
165934329.09.2016FR
発明の名称: (EN) STRUCTURE COMPRISING SINGLE-CRYSTAL SEMICONDUCTOR ISLANDS AND PROCESS FOR MAKING SUCH A STRUCTURE
(FR) STRUCTURE COMPRENANT DES ILOTS SEMI-CONDUCTEURS MONOCRISTALLINS, PROCEDE DE FABRICATION D'UNE TELLE STRUCTURE
要約:
(EN) The invention relates to a structure (10) for producing at least one active layer made of a III-V material (6), comprising a substrate composed of a carrier (2) having a main face, of a dielectric layer (3) located on the main face of the carrier, and of a plurality of single-crystal semiconductor islands (4) located directly on the dielectric layer (3), the islands having an upper surface in order to serve as seed for the growth of the active layer. According to the invention, the structure comprises a bonding layer (5) located between the single-crystal semiconductor islands (4), directly on the portion of the dielectric layer (3) that is not covered by the islands (4), without masking the upper surface of the islands (4), so that the dielectric layer (3) is no longer exposed to its environment.
(FR) L'invention porte sur une structure (10) pour l'élaboration d'au moins une couche active en matériau III-V (6) comprenant un substrat formé d'un support (2) présentant une face principale, d'une couche diélectrique (3) disposée sur la face principale du support, et d'une pluralité d'îlots semi-conducteurs monocristallins (4) disposée directement sur la couche diélectrique (3), les îlots présentant une surface supérieure pour servir de germe à la croissance de la couche active. Selon l'invention la structure comprend une couche d'accroché (5) disposée entre les îlots semi-conducteurs monocristallins (4), directement sur la portion de la couche diélectrique (3) qui n'est pas recouverte par les îlots (4), sans masquer la surface supérieure des îlots (4), de sorte que la couche diélectrique (3) ne soit plus exposée à son environnement.
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: フランス語 (FR)
国際出願言語: フランス語 (FR)