このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018042858) 制御回路の検査方法
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/042858 国際出願番号: PCT/JP2017/023910
国際公開日: 08.03.2018 国際出願日: 29.06.2017
IPC:
G06F 12/16 (2006.01) ,G01R 31/28 (2006.01)
G 物理学
06
計算;計数
F
電気的デジタルデータ処理
12
メモリ・システムまたはアーキテクチャ内でのアクセシング,アドレシングまたはアロケーティング(情報記憶一般G11)
16
メモリ内容の破壊に対する保護
G 物理学
01
測定;試験
R
電気的変量の測定;磁気的変量の測定
31
電気的性質を試験するための装置;電気的故障の位置を示すための装置;試験対象に特徴のある電気的試験用の装置で,他に分類されないもの
28
電子回路の試験,例.シグナルトレーサーによるもの
出願人:
株式会社デンソー DENSO CORPORATION [JP/JP]; 愛知県刈谷市昭和町1丁目1番地 1-1, Showa-cho, Kariya-city Aichi 4488661, JP
発明者:
水谷 広昭 MIZUTANI Hiroaki; JP
代理人:
金 順姫 JIN Shunji; JP
優先権情報:
2016-16891631.08.2016JP
発明の名称: (EN) INSPECTION METHOD FOR CONTROL CIRCUIT
(FR) PROCÉDÉ D'INSPECTION POUR CIRCUIT DE COMMANDE
(JA) 制御回路の検査方法
要約:
(EN) This inspection method is for a control circuit in which a memory unit (110) and a control unit (140) connected to the memory unit via a signal line (161) are provided on a substrate (101). The method comprises: providing, on the substrate, a foot pattern portion (150) to which an inspection device (181, 182) can be connected and a connection line (171) connecting the foot pattern portion to an intermediate portion (161a) of the signal line, prior to shipment; connecting the inspection device to the foot pattern portion after recovery of the control circuit based on malfunction in the market; performing first inspection of establishing a connected state of a part, of the signal line, between the memory unit and the intermediate portion and establishing a disconnected state of a part, of the signal line, between the control unit and the intermediate portion; and performing second inspection of establishing a connected state of the part, of the signal line, between the control unit and the intermediate unit and establishing a disconnected state of the part, of the signal line, between the memory unit and the intermediate portion.
(FR) La présente invention concerne un procédé d'inspection destiné à un circuit de commande dans lequel une unité (110) de mémoire et une unité (140) de commande reliée à l'unité de mémoire via une ligne (161) de signal sont placées sur un substrat (101). Le procédé comporte les étapes consistant à: réaliser, sur le substrat, une partie (150) de motif de pied à laquelle un dispositif (181, 182) d'inspection peut être relié et une ligne (171) de connexion reliant la partie de motif de pied à une partie intermédiaire (161a) de la ligne de signal, préalablement à l'expédition; relier le dispositif d'inspection à la partie de motif de pied après une récupération du circuit de commande basée sur un dysfonctionnement sur le marché; effectuer une première inspection consistant à établir un état connecté d'une partie de la ligne de signal située entre l'unité de mémoire et la partie intermédiaire et à établir un état déconnecté d'une partie de la ligne de signal située entre l'unité de commande et la partie intermédiaire; et effectuer une deuxième inspection consistant à établir un état connecté de la partie de la ligne de signal située entre l'unité de commande et la partie intermédiaire et à établir un état déconnecté de la partie de la ligne de signal située entre l'unité de mémoire et la partie intermédiaire.
(JA) メモリ部(110)と、前記メモリ部に信号線(161)で接続された制御部(140)とが基板(101)上に設けられた制御回路の検査方法は、出荷前に、前期基板に、検査装置(181、182)を接続可能とするフットパターン部(150)と、前記フットパターン部と前記信号線の中間部(161a)を接続する接続線(171)とを設けておき、市場不具合に基づく前記制御回路の回収後に、前記フットパターン部に前記検査装置を接続し、前記信号線の前記メモリ部と前記中間部との間を接続状態にすると共に、前記制御部と前記中間部との間を切断状態にする第1検査を行い、前記信号線の前記制御部と前記中間部との間を接続状態にすると共に、前記メモリ部と前記中間部との間を切断状態にする第2検査を行う、ことを備える。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)