このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018030230) スイッチングレギュレータ及び集積回路パッケージ
国際事務局に記録されている最新の書誌情報    第三者情報を提供

国際公開番号: WO/2018/030230 国際出願番号: PCT/JP2017/028006
国際公開日: 15.02.2018 国際出願日: 02.08.2017
IPC:
H02M 3/155 (2006.01)
H 電気
02
電力の発電,変換,配電
M
交流-交流,交流-直流または直流-直流変換装置,および主要な,または類似の電力供給システムと共に使用するための装置:直流または交流入力-サージ出力変換;そのための制御または調整
3
直流入力一直流出力変換
02
中間に交流変換をもたないもの
04
静止型変換器によるもの
10
制御電極を有する放電管または制御電極を有する半導体装置を使用するもの
145
制御信号の連続的印加を必要とする三極管またはトランジスタ型式の装置を用いるもの
155
半導体装置のみを用いるもの
出願人:
ローム株式会社 ROHM CO., LTD. [JP/JP]; 京都府京都市右京区西院溝崎町21番地 21, Saiin Mizosaki-Cho, Ukyo-Ku, Kyoto-Shi, Kyoto 6158585, JP
発明者:
橋口 慎吾 HASHIGUCHI Shingo; JP
立石 哲夫 TATEISHI Tetsuo; JP
代理人:
特許業務法人 佐野特許事務所 SANO PATENT OFFICE; 大阪府大阪市中央区天満橋京町2-6天満橋八千代ビル別館5F 5F, Tenmabashi-Yachiyo Bldg. Bekkan, 2-6, Tenmabashi-Kyomachi, Chuo-Ku, Osaka-Shi, Osaka 5400032, JP
優先権情報:
2016-15736210.08.2016JP
2016-15736410.08.2016JP
発明の名称: (EN) SWITCHING REGULATOR AND INTEGRATED CIRCUIT PACKAGE
(FR) RÉGULATEUR À DÉCOUPAGE ET BOÎTIER DE CIRCUIT INTÉGRÉ
(JA) スイッチングレギュレータ及び集積回路パッケージ
要約:
(EN) Provided is an integrated circuit package which complementarily switches on/off a MOS transistor Q1 (first switch) and MOS transistor Q2 (second switch) in accordance with an output voltage Vout, and which externally outputs a pulse signal having a fixed on-duty D during a step-up/step-down mode. The integrated circuit package has a determination unit 61 for determining the impedance of an external component connected to an external pin P5 that outputs the pulse signal to the exterior during the step-up/step-down mode, and determining whether the external component is a third switch on the basis of the impedance determination result. The integrated circuit package is able to generate a step-down control signal and step-up control signal on the basis of voltage division of an internal power source voltage VDD and on the basis of a ramp voltage VCRG of a slope corresponding to the internal power source voltage VDD, and can be used as one component of a step-up/step-down switching regulator with which the frequency of the step-down control signal and the frequency of the step-up control signal are equivalent.
(FR) L'invention concerne un boîtier de circuit intégré qui met en marche/arrêt de manière complémentaire un transistor MOS Q1 (premier commutateur) et un transistor MOS Q2 (deuxième commutateur) en fonction d'une tension de sortie Vout, et qui émet de manière externe un signal d'impulsion ayant un cycle de marche D fixe pendant un mode élévateur/abaisseur. Le boîtier de circuit intégré comporte une unité de détermination 61 destinée à déterminer l'impédance d'un composant externe connecté à une broche externe P5 qui émet le signal d'impulsion vers l'extérieur pendant le mode élévateur/abaisseur, et à déterminer si le composant externe est un troisième commutateur sur la base du résultat de la détermination d'impédance. Le boîtier de circuit intégré est apte à générer un signal de commande abaisseur et un signal de commande élévateur sur la base de la division de tension d'une tension de bloc d'alimentation interne VDD et sur la base d'une tension en rampe VCRG d'une pente correspondant à la tension de bloc d'alimentation interne VDD, et peut être utilisé en tant que composant d'un régulateur à découpage élévateur/abaisseur avec lequel la fréquence du signal de commande abaisseur et la fréquence du signal de commande élévateur sont équivalentes.
(JA) 集積回路パッケージは、出力電圧VOUTに応じてMOSトランジスタQ1(第1スイッチ)及びMOSトランジスタQ2(第2スイッチ)が相補的にオン/オフし、昇降圧モード時にオンデューティDを固定したパルス信号を外部出力する。当該集積回路パッケージは、昇降圧モード時に前記パルス信号を外部に出力する外部ピンP5に接続される外部部品のインピーダンスを判定し、そのインピーダンス判定結果に基づいて前記外部部品が第3スイッチであるか否かを判定する判定部61を有する。当該集積回路パッケージは、内部電源電圧VDDの分圧と内部電源電圧VDDに応じた傾きのランプ電圧VCRGとに基づいて降圧用制御信号及び昇圧用制御信号を生成することができ、降圧用制御信号の周波数と昇圧用制御信号の周波数が同等になる昇降圧型スイッチングレギュレータの一部品として用いることが可能である。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)