このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2018025324) 検波回路
国際事務局に記録されている最新の書誌情報   

国際公開番号: WO/2018/025324 国際出願番号: PCT/JP2016/072646
国際公開日: 08.02.2018 国際出願日: 02.08.2016
IPC:
H03D 1/10 (2006.01) ,H03D 1/18 (2006.01)
H 電気
03
基本電子回路
D
一つの搬送波から他の搬送波への変換または変調の復調
1
振幅変調された振動の復調
08
非線形2端子素子によるもの
10
ダイオードによるもの
H 電気
03
基本電子回路
D
一つの搬送波から他の搬送波への変換または変調の復調
1
振幅変調された振動の復調
14
3以上の端子を有する非線形素子によるもの
18
半導体装置によるもの
出願人:
株式会社日立製作所 HITACHI, LTD. [JP/JP]; 東京都千代田区丸の内一丁目6番6号 6-6, Marunouchi 1-chome, Chiyoda-ku, Tokyo 1008280, JP
発明者:
池田 康浩 IKEDA Yasuhiro; JP
矢崎 徹 YAZAKI Toru; JP
植松 裕 UEMATSU Yutaka; JP
代理人:
特許業務法人 湘洋内外特許事務所 SHOYO INTELLECTUAL PROPERTY FIRM; 神奈川県横浜市西区北幸二丁目15番1号 東武横浜第2ビル6階 6F, Tobu Yokohama 2ND Bldg., 15-1, Kitasaiwai 2-chome, Nishi-ku, Yokohama-shi, Kanagawa 2200004, JP
優先権情報:
発明の名称: (EN) DETECTION CIRCUIT
(FR) CIRCUIT DE DÉTECTION
(JA) 検波回路
要約:
(EN) To suppress the variation in detection voltage with temperature. A detection circuit, having: a first rectifying element in which an input signal is inputted into the anode thereof; a second rectifying element in which the cathode thereof is connected to the cathode of the first rectifying element and the anode thereof is connected to an output terminal; and a current mirror circuit for feeding a current to the first rectifying element and feeding a current mirror current of the current to a second rectifying element.
(FR) L’objectif de la présente invention est de supprimer la variation de tension de détection avec la température. L’invention concerne un circuit de détection, comportant : un premier élément de redressement dans lequel un signal d’entrée est introduit dans l’anode de celui-ci ; un deuxième élément de redressement dans lequel la cathode de celui-ci est connectée à la cathode du premier élément de redressement et l’anode de celui-ci est connectée à une borne de sortie ; et un circuit de miroir de courant pour alimenter un courant au premier élément de redressement et alimenter un courant de miroir de courant du courant à un deuxième élément de redressement.
(JA) 温度による検波電圧の変動を抑制する。 検波回路は、アノードに入力信号が入力される第1の整流素子と、カソードが第1の整流素子のカソードと接続され、アノードが出力端子に接続された第2の整流素子と、第1の整流素子に電流を供給するとともに、その電流のカレントミラー電流を第2の整流素子に供給するカレントミラー回路と、を有する。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)