16:00 CETの火曜日 19.11.2019のメンテナンス理由で数時間使用できません
国際・国内特許データベース検索
このアプリケーションの一部のコンテンツは現時点では利用できません。
このような状況が続く場合は、にお問い合わせくださいフィードバック & お問い合わせ
1. (WO2017022620) アクティブマトリクス基板及び表示パネル
国際事務局に記録されている最新の書誌情報

国際公開番号: WO/2017/022620 国際出願番号: PCT/JP2016/072160
国際公開日: 09.02.2017 国際出願日: 28.07.2016
IPC:
G09F 9/30 (2006.01) ,G02F 1/1345 (2006.01) ,G02F 1/1368 (2006.01) ,G09F 9/00 (2006.01)
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
30
必要な文字が個々の要素を組み合わせることによって形成されるもの
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
1333
構造配置
1345
電極をセル端子に接続する導体
G 物理学
02
光学
F
光の強度,色,位相,偏光または方向の制御,例.スイッチング,ゲーテイング,変調または復調のための装置または配置の媒体の光学的性質の変化により,光学的作用が変化する装置または配置;そのための技法または手順;周波数変換;非線形光学;光学的論理素子;光学的アナログ/デジタル変換器
1
独立の光源から到達する光の強度,色,位相,偏光または方向の制御のための装置または配置,例.スィッチング,ゲーテイングまたは変調;非線形光学
01
強度,位相,偏光または色の制御のためのもの
13
液晶に基づいたもの,例.単一の液晶表示セル
133
構造配置;液晶セルの作動;回路配置
136
半導体の層または基板と構造上組み合された液晶セル,例.集積回路の一部を構成するセル
1362
アクティブマトリックスセル
1368
スイッチング素子が三端子の素子であるもの
G 物理学
09
教育;暗号方法;表示;広告;シール
F
表示;広告;サイン;ラベルまたはネームプレート;シール
9
情報が個別素子の選択または組合わせによって支持体上に形成される可変情報用の指示装置
出願人:
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 大阪府堺市堺区匠町1番地 1, Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
発明者:
藤川 陽介 FUJIKAWA Yohsuke; --
代理人:
特許業務法人暁合同特許事務所 AKATSUKI UNION PATENT FIRM; 愛知県名古屋市中区栄二丁目1番1号 日土地名古屋ビル5階 5th Floor, Nittochi Nagoya Bldg., 1-1, Sakae 2-chome, Naka-ku, Nagoya-shi, Aichi 4600008, JP
優先権情報:
2015-15342303.08.2015JP
発明の名称: (EN) ACTIVE MATRIX SUBSTRATE AND DISPLAY PANEL
(FR) SUBSTRAT À MATRICE ACTIVE ET ÉCRAN D'AFFICHAGE
(JA) アクティブマトリクス基板及び表示パネル
要約:
(EN) In the present invention, an array substrate (11b) is provided with the following: a pixel (PX); source wiring (20); a first row circuit unit (29) that is connected to the source wiring (20); first row connection wiring (36) that is connected to the first row circuit unit(29); a second row circuit unit (30) that has unit circuits (30a) which are connected to the multiple first row connection wiring (36); panel-side input terminal parts (24) some of which are disposed so as to be offset in the row direction with respect to the unit circuits serving as the connection target; second row connection wiring (37) that has second inclined extending sections (37a) which extend, from the unit circuits (30a) side in a direction intersecting the row direction and the column direction, towards the panel-side input terminal parts (24) side, the panel-side input terminal parts serving as the connection target; and an inclined array circuit unit (38) that includes the unit circuits (30a) which are arrayed so that a portion of the unit circuits (30a) approach the first row circuit unit (29) in the column direction, such unit circuits being the unit circuits (30a) on the side facing towards an input terminal unit side from the unit circuits (30a) serving as the target to which the second inclined extending sections (37a) connect in the row direction.
(FR) D'après la présente invention, un substrat de réseau (11b) comprend : un pixel (PX) ; un câblage de source (20) ; une première unité de circuit de lignes (29) qui est connectée au câblage de source (20) ; un premier câblage de connexion de lignes (36) qui est connecté à la première unité de circuit de lignes (29) ; une seconde unité de circuit de lignes (30) qui comporte des circuits unitaires (30a) qui sont connectés aux multiples premiers câblages de connexion de lignes (36) ; des pièces de bornes d'entrée côté écran (24) dont certaines sont disposées de manière à être décalées dans la direction des lignes par rapport aux circuits unitaires faisant office de cible de connexion ; un second câblage de connexion de lignes (37) qui comporte des secondes sections en extension inclinées (37a) qui s'étendent depuis le côté des circuits unitaires (30a), dans une direction croisant la direction des lignes et la direction des colonnes, vers le côté des pièces de bornes d'entrée côté écran (24), les pièces de bornes d'entrée côté écran faisant office de cible de connexion ; et une unité de circuit de réseau inclinée (38) qui comprend les circuits unitaires (30a) qui sont disposés en réseau de telle sorte qu'une partie des circuits unitaires (30a) se rapproche de la première unité de circuit de lignes (29) dans la direction des colonnes, ces circuits unitaires étant les circuits unitaires (30a) sur le côté orienté vers un côté de l'unité de borne d'entrée à partir des circuits unitaires (30a) faisant office de cible à laquelle les secondes sections en extension inclinées (37a) se connectent dans la direction des lignes.
(JA) アレイ基板(11b)は、画素(PX)と、ソース配線(20)と、ソース配線(20)に接続される第1列回路部(29)と、第1列回路部(29)に接続される第1列接続配線(36)と、複数の第1列接続配線(36)に接続される単位回路(30a)を有する第2列回路部(30)と、接続対象となる単位回路(30a)に対して行方向にずれた配置となるものを含むパネル側入力端子部(24)と、単位回路(30a)側から接続対象となるパネル側入力端子部(24)側に向かって行方向及び列方向と交差する方向に沿って延在する第2斜め延在部(37a)を有する第2列接続配線(37)と、行方向について第2斜め延在部(37a)が接続対象となる単位回路(30a)側から入力端子部側へ向かう側の単位回路(30a)ほど列方向について第1列回路部(29)に近くなる配列とされた単位回路(30a)を含む斜め配列回路部(38)と、を備える。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
アフリカ広域知的所有権機関(ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
ユーラシア特許庁(EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧州特許庁(EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
アフリカ知的所有権機関(OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
国際公開言語: 日本語 (JA)
国際出願言語: 日本語 (JA)
また、:
US20180374422